[发明专利]一种应用于集成电路中的熔丝修调电路及设备有效
申请号: | 202110698982.6 | 申请日: | 2021-06-23 |
公开(公告)号: | CN113378499B | 公开(公告)日: | 2022-04-19 |
发明(设计)人: | 张永刚;李彦铭;陶永斌;马冉冉;赵先锋 | 申请(专利权)人: | 无锡盛景微电子股份有限公司 |
主分类号: | G06F30/3312 | 分类号: | G06F30/3312;H03K19/094 |
代理公司: | 苏州国诚专利代理有限公司 32293 | 代理人: | 杜丹盛 |
地址: | 214028 江苏省无锡市新吴区菱*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 应用于 集成电路 中的 熔丝修调 电路 设备 | ||
本发明提供一种应用于集成电路中的熔丝修调电路及设备,熔丝修调电路包括m个熔丝组和与其对应的m个输出线,m个熔丝组中的任意一个熔丝组至少包括一个熔丝,m个熔丝组中的任意一个熔丝组中的每个熔丝与m个输出线中的对应一个输出线连接;m个熔丝组中的每个熔丝组中的熔丝的数量最大值为n;还具有与最大值n对应的n个页选择寄存器,m个熔丝组中的每个熔丝组中的熔丝均连接不同的一个页选择寄存器;熔丝电路中的m个输出线中的每个输出线均连接一个位选单元;每个位选单元均连接一个偏置结构;熔丝电路中的每个页选择寄存器均连接一个字选单元。本发明不需要增加额外复杂的工艺版次,也有效的减少了面积的需求,直接读出修调的参数值。
技术领域
本发明涉及集成电路领域,特别是一种应用于集成电路中的熔丝修调电路及设备。
背景技术
集成电路中熔丝是一种常见的修调电压、电流、固定编码的方式。这种在集成电路制造完成之后进行二次开发的技术以其实现方式简单、直观化高等特点,在集成电路修调中占据重要地位。然而,随着集成电路制造线度的缩小,芯片的整体面积缩小,熔丝修调占用面积的弊端逐步显现,特别是在一些PAD limited(芯片的core面积太小,而芯片需要的管脚太多,导致一个功能很小的芯片却用了非常大的硅片面积,这种因为芯片的管脚太多,超出规划预期的,叫Pad Limited)的芯片中,这一问题显得特别突出。当然,随着制造工艺的提升,新的的工艺中提供了更多的熔丝修调方案,比如像EEROM比特单元修调、编程EFUSE等方式。这些方式要么增加工艺版次,要么增加芯片面积,在烧录的时候非直观化,增加了设计的复杂度。
发明内容
本发明提供了一种应用于集成电路中的熔丝修调电路及设备,不需要增加额外复杂的工艺版次,也有效的减少了面积的需求,可直接读出修调的参数值。
一种应用于集成电路中的熔丝修调电路,所述熔丝修调电路包括m个熔丝组和与m个熔丝组对应的m个输出线,所述m个熔丝组中的任意一个熔丝组至少包括一个熔丝,所述m个熔丝组中的任意一个熔丝组中的每个熔丝与所述m个输出线中的对应一个输出线连接;
所述m个熔丝组中的每个熔丝组中的熔丝的数量最大值为n;
所述熔丝修调电路还具有与所述最大值n对应的n个页选择寄存器,所述m个熔丝组中的每个熔丝组中的熔丝均连接不同的一个页选择寄存器;
所述熔丝电路中的m个输出线中的每个输出线均连接一个位选单元;
所述每个位选单元均连接一个偏置结构;
所述熔丝修调电路中的每个页选择寄存器均连接一个字选单元;
所述m为大于1的整数,所述n为不小于1的整数。
优选的,所述m个熔丝组中的每个熔丝组中的熔丝依次由小至大具有编号,且所述m个熔丝组中包括最多熔丝数量的最大编号值为n;
所述n个页选择寄存器为n个依次由小至大进行编号的页选择寄存器;以及
所述m个熔丝组中的每个熔丝组中具有相同编号的熔丝与编号相同的对应的一个页选择寄存器连接。
优选的,所述m个熔丝组中的每个熔丝组中的熔丝依次由小至大从1开始编号。
优选的,所述m个熔丝组中的任意一个熔丝组均具有相同数量的熔丝。
一种设备,该设备包括如以上所述的熔丝修复电路。
本发明通过增加一定的时序逻辑控制,实现熔丝主体结构复用,并且通过时分复用的方式可读出修调的参数值。本发明不需要增加额外复杂的工艺版次,也有效的减少了面积的需求,提供了集成电路参数修调的直观解决方法,尤其对固定编码或电压等非连续性参数效果显著。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡盛景微电子股份有限公司,未经无锡盛景微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110698982.6/2.html,转载请声明来源钻瓜专利网。