[发明专利]一种基于并行LVDS接口的高速数据采集系统在审
申请号: | 202110562289.6 | 申请日: | 2021-05-24 |
公开(公告)号: | CN113518193A | 公开(公告)日: | 2021-10-19 |
发明(设计)人: | 唐宇枫;洪展鹏;王泽宇;刘一清 | 申请(专利权)人: | 华东师范大学 |
主分类号: | H04N5/765 | 分类号: | H04N5/765;H04N7/015 |
代理公司: | 上海蓝迪专利商标事务所(普通合伙) 31215 | 代理人: | 徐筱梅;张翔 |
地址: | 200241 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 并行 lvds 接口 高速 数据 采集 系统 | ||
1.一种基于并行LVDS接口的高速数据采集系统,其特征在于,该系统包括:
SOC-FPGA可编程门阵列ZYNQ ULTRASCAL子系统(1)、FPGA可编程门阵列KINTEX子系统(2)、子板模块(3)及一电源模块(4),所述的SOC-FPGA可编程门阵列ZYNQ ULTRASCAL子系统(1)分别与FPGA可编程门阵列KINTEX子系统(2)、子板模块(3)连接;FPGA可编程门阵列KINTEX子系统(2)与SOC-FPGA可编程门阵列ZYNQ ULTRASCAL子系统(1)、子板模块(3)连接;电源模块(4)为SOC-FPGA可编程门阵列ZYNQ ULTRASCAL子系统(1)、FPGA可编程门阵列KINTEX子系统(2)及一子板模块(3)供电;其中:
所述的SOC-FPGA可编程门阵列ZYNQ ULTRASCAL子系统(1)包括ZYNQ ULTRASCAL芯片(11)、4GB64bit DDR4存储器(12)、第一Flash模块(13)、USB模块(14)、USB-UART接口(15)、SD卡(16)及一与子板连接的LVDS接口(17),所述的4GB 64bit DDR4存储器(12)、第一Flash模块(13)、USB模块(14)、USB-UART接口(15)、SD卡(16)、子板LVDS接口(17)分别与ZYNQULTRASCAL芯片(11)连接;
所述的FPGA可编程门阵列KINTEX子系统(2)包括KINTEX7芯片(21)、SFP/SFP+万兆以太网光口(22)、第二Flash模块(23)及一子板控制IO接口(24)、所述的SFP/SFP+万兆以太网光口(22)、第二Flash模块(23)、子板控制IO接口(24)分别与KINTEX7芯片(21)连接;
所述的子板模块(3)包括子板(31)、产生高速数字信号的信号源芯片(32)、LVDS接口(33)及一单端IO接口(34),所述的产生高速数字信号的信号源芯片(32)、LVDS接口(33)、单端IO接口(34)分别与子板(31)连接;子板(31)通过LVDS接口(33)连接到SOC-FPGA可编程门阵列ZYNQ ULTRASCALE+子系统(1)中的与子板连接的LVDS接口(17)上;子板(31)通过单端IO接口(34)连接到FPGA可编程门阵列KINTEX子系统(2)中的子板控制IO接口(24)上。
2.根据权利要求1所述的基于并行LVDS接口的高速数据采集系统,其特征在于,所述的USB模块(14)由USB3.0接口(141)、USB2.0接口芯片(142)组成;其中USB3.0接口(141)中的USB3.0高速差分信号与SOC-FPGA可编程门阵列ZYNQ ULTRASCALE+子系统(1)中的ZYNQULTRASCALE+芯片(11)连接;USB3.0接口(141)中的USB2.0差分信号与USB2.0接口芯片(142)连接;USB2.0接口芯片(142)与SOC-FPGA可编程门阵列ZYNQ ULTRASCALE+子系统(1)中的ZYNQ ULTRASCALE+芯片(11)连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华东师范大学,未经华东师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110562289.6/1.html,转载请声明来源钻瓜专利网。