[发明专利]一种VGA输出信号分析装置、系统及使用方法有效
| 申请号: | 202110259899.9 | 申请日: | 2021-03-10 |
| 公开(公告)号: | CN113099148B | 公开(公告)日: | 2023-02-24 |
| 发明(设计)人: | 陈金龙;王磊 | 申请(专利权)人: | 山东英信计算机技术有限公司 |
| 主分类号: | H04N5/765 | 分类号: | H04N5/765;G06F11/22 |
| 代理公司: | 济南舜源专利事务所有限公司 37205 | 代理人: | 李舜江 |
| 地址: | 250101 山东省济南市高新区*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 vga 输出 信号 分析 装置 系统 使用方法 | ||
1.一种VGA输出信号分析装置,其特征在于,包括VGA1接口和VGA2接口,VGA1接口和VGA2接口均连接VGA选择模块,VGA选择模块连接FPGA模块、VGA OUT接口和VGA信号隔离电路,VGA信号隔离电路发送场同步信号和行同步信号给FPGA模块,VGA信号隔离电路发送红基色信号、绿基色信号和蓝基色信号给AD信号采样模块,AD信号采样模块连接FPGA模块,FPGA模块连接USB输出模块,USB输出模块连接USB接口;
所述FPGA模块对VGA信号质量进行判断,具体过程如下:第一步FPGA模块检测场同步信号的有效电平状态,具体方法是利用场同步信号处于有效电平的时间及处于无效电平的时间差进行检测判断,FPGA模块利用场同步信号处于有效电平的时间及处于无效电平的时间差判断场同步信号有效的电平状态;
第二步以场同步信号的有效电平状态设置行同步信号的有效电平状态;第三步判断场同步信号以及行同步信号是否为有效时序,判断为有效时序则进行下一步,否则忽略输入信号重新执行该步骤:判断场同步信号以及行同步信号是否为有效时序的方式如下:在VGA时序中,一个场同步信号的有效电平期间会有若干个行同步信号,当场同步信号和行同步信号在时序关系中同时处于有效电平状态时为数据的有效时序;只有在VGA时序中处于有效时序内的红基色信号数据、绿基色信号数据和蓝基色信号数据才是有效数据;
第四步FPGA模块保存当前AD信号采样模块输送的红基色信号值、绿基色信号值和蓝基色信号值;
第五步判断采样周期是否结束,采样周期结束则进行下一步,采样周期未结束则回到第三步;
第六步计算采样值,判断数据质量,分析VGA信号质量。
2.根据权利要求1所述的一种VGA输出信号分析装置,其特征在于,所述VGA信号隔离电路包括运算放大器。
3.根据权利要求1所述的一种VGA输出信号分析装置,其特征在于,所述AD信号采样模块将红基色信号、绿基色信号和蓝基色信号转换为对应的8位数字信号。
4.根据权利要求3所述的一种VGA输出信号分析装置,其特征在于,所述VGA选择模块接收FPGA模块的指令,选择VGA1接口输出的信号或者VGA2接口输出的信号,然后将信号分离为两路,一路信号直接发送给VGA OUT接口,另一路发送给VGA信号隔离电路。
5.一种VGA输出信号分析系统,其特征在于,包括待诊断服务器、显示器以及权利要求1-4任一项所述的VGA输出信号分析装置,所述待诊断服务器设有前置VGA接口、后置VGA接口和服务器USB接口,前置VGA接口和后置VGA接口均通过VGA线缆连接到VGA输出信号分析装置,服务器USB接口通过USB线缆连接到VGA输出信号分析装置,VGA输出信号分析装置通过VGA线缆连接到显示器。
6.一种VGA输出信号分析系统的使用方法,其特征在于,包括以下步骤:
步骤1):判断待诊断服务器是否下发诊断命令,下发诊断命令则进入步骤2),否则重新执行该步骤进行判断;
步骤2):VGA输出信号分析装置解析诊断命令;
步骤3):判断解析后的诊断命令是否正确,诊断命令正确进入步骤4),否则重新回到步骤1);
步骤4):VGA输出信号分析装置分析前置VGA接口输出的信号质量和后置VGA接口输出的信号质量;
步骤5):VGA输出信号分析装置生成前置VGA接口以及后置VGA接口的信号测试质量报告和诊断结果;
步骤6):VGA输出信号分析装置将信号测试质量报告和诊断结果上传至待诊断服务器;
其中,所述VGA输出信号分析装置对VGA信号质量进行判断,具体过程如下:
FPGA模块对VGA信号质量进行判断,具体过程如下:第一步FPGA模块检测场同步信号的有效电平状态,具体方法是利用场同步信号处于有效电平的时间及处于无效电平的时间差进行检测判断,FPGA模块利用场同步信号处于有效电平的时间及处于无效电平的时间差判断场同步信号有效的电平状态;
第二步以场同步信号的有效电平状态设置行同步信号的有效电平状态;第三步判断场同步信号以及行同步信号是否为有效时序,判断为有效时序则进行下一步,否则忽略输入信号重新执行该步骤:判断场同步信号以及行同步信号是否为有效时序的方式如下:在VGA时序中,一个场同步信号的有效电平期间会有若干个行同步信号,当场同步信号和行同步信号在时序关系中同时处于有效电平状态时为数据的有效时序;只有在VGA时序中处于有效时序内的红基色信号数据、绿基色信号数据和蓝基色信号数据才是有效数据;
第四步FPGA模块保存当前AD信号采样模块输送的红基色信号值、绿基色信号值和蓝基色信号值;
第五步判断采样周期是否结束,采样周期结束则进行下一步,采样周期未结束则回到第三步;
第六步计算采样值,判断数据质量,分析VGA信号质量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东英信计算机技术有限公司,未经山东英信计算机技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110259899.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:智能微型阀
- 下一篇:一种助行器使用者方向意图判别方法及装置





