[发明专利]用于写事务的AXI总线监视器在审
| 申请号: | 202110089932.8 | 申请日: | 2021-01-22 |
| 公开(公告)号: | CN114579392A | 公开(公告)日: | 2022-06-03 |
| 发明(设计)人: | 涂友钢;张泽;黄好城;刘传杰 | 申请(专利权)人: | 成都忆芯科技有限公司 |
| 主分类号: | G06F11/30 | 分类号: | G06F11/30;G06F13/42 |
| 代理公司: | 北京卓特专利代理事务所(普通合伙) 11572 | 代理人: | 陈变花 |
| 地址: | 610000 四川*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 事务 axi 总线 监视器 | ||
本申请提供了用于写事务的AX I总线的监视器。总线监视器用于将总线的从设备耦合到总线,所述总线包括写地址通道、写数据通道与写响应通道;所述总线监视器包括,错误信号生成装置;所述错误信号生成装置耦合所述写地址通道与所述写数据通道,响应于从所述写地址通道捕获第一写事务后的指定时间内没有从所述写数据通道捕获到所述第一写事务的数据,所述错误信号生成装置输出从设备异常信号;所述错误信号生成装置还耦合写响应通道,响应于从所述写数据通道捕获到所述第一写事务的数据后的指定时间内没有从所述写响应通道捕获到所述第一写事务的响应,所述错误信号生成装置输出从设备异常信号。
技术领域
本申请涉及芯片技术,特别地,涉及用于写事务的AXI总线的监视器。
背景技术
AXI(Advanced eXtensible Interface)是一种总线协议,是一种面向高性能、高带宽、低延迟的片内总线。将支持AXI协议的总线称为AXI总线。
AXI总线包括5个独立的通道,分别是读地址通道(ReadAddressChannel)、读数据通道(ReadDataChannel)、写地址通道(WriteAddressChannel)、写数据通道(Write DataChannel)与写响应通道(WriteResponseChannel)。
通道包括一组信号,用于在AXI总线的主设备与从设备之间传输事务。表1展示了读地址通道的信号,表2展示了读数据通道的信号,表3展示了写地址通道的信号,表4展示了写数据通道的信号,而表5展示了写响应通道的信号。
表1
信号 源 描述 ARID[3:0] 主设备 读地址ID ARADDR[31:0] 主设备 读地址 ARLEN[3:0] 主设备 突发式读长度 ARSIZE[2:0] 主设备 突发式读大小 ARBURST[1:0] 主设备 突发式读类型 ARLOCK[1:0] 主设备 锁类型 ARCACHE[3:0] 主设备 Cache类型 ARPROT[2:0] 主设备 保护类型 ARVALID 主设备 读地址有效。信号一直保持,直到ARREADY为高 ARREADY 从设备 从设备就绪
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都忆芯科技有限公司,未经成都忆芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110089932.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:研磨用带盒更换装置
- 下一篇:利用研磨用带的缺陷研磨装置





