[发明专利]一种可变符号速率、可任意路并行输入插值方法在审
| 申请号: | 202110085533.4 | 申请日: | 2021-01-22 |
| 公开(公告)号: | CN112905946A | 公开(公告)日: | 2021-06-04 |
| 发明(设计)人: | 高凯;朱江;姜南;杨军;尹丹玲;王新建;李二保 | 申请(专利权)人: | 湖南国科锐承电子科技有限公司 |
| 主分类号: | G06F17/10 | 分类号: | G06F17/10;H04W28/22 |
| 代理公司: | 长沙大珂知识产权代理事务所(普通合伙) 43236 | 代理人: | 伍志祥 |
| 地址: | 410000 湖南省长沙市开福区芙蓉*** | 国省代码: | 湖南;43 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 可变 符号 速率 任意 并行 输入 方法 | ||
1.一种可变符号速率、可任意路并行输入插值方法,其特征在于,包括以下步骤:
S1:上位机输入控制参数,主要为确定并行输入的路径数P;
S2:读取输入数据,从RAM中顺序读取信号输入x的数据。实际应用当中由于输入数据较长,一次性将全部输入数据存入RAM中会占用太多资源,一般会对其进行分段读取,若是P路并行输入,则将3P~4P长度的数据存入RAM中;
S3:通过μ值生成器计算μm,主要通过公式其中Tx为发射方信号周期,Ty为接收方信号周期,μm∈[0,1);当路径数P路并行输入时,μm也是路径数P路并行计算、输入;
S4:从RAM中读取的数据当中顺序提取[x(n-P+1),···,x(n-2),x(n-1),x(n)](n≥P)P位数据,并结合μnm值代入公式进行计算,得到对应的输出ysum值。
2.根据权利要求1所述的一种可变符号速率、可任意路并行输入插值方法,其特征在于,所述控制参数还包括数据总长度L、划分为M段、每段长度N、输出采样时钟Ty、输入采样时钟Tx。
3.根据权利要求1所述的一种可变符号速率、可任意路并行输入插值方法,其特征在于,所述路径数P路的范围为1路~8路。
4.根据权利要求1所述的一种可变符号速率、可任意路并行输入插值方法,其特征在于,所述路径数P路为4路。
5.根据权利要求4所述的一种可变符号速率、可任意路并行输入插值方法,其特征在于,所述读取输入数据为顺序读取信号输入的前16位数据,命名为x_in。
6.根据权利要求5所述的一种可变符号速率、可任意路并行输入插值方法,其特征在于,
所述路径数P路为4路并行输入时,μm也是4路并行计算、输入;
第一轮μm的四个并行输入,选择对应的4个x_in输入通过FARROW结构后并行输出[y(1),y(2),y(3),y(4)];
第二轮μm的四个并行输入,选择对应的4个x_in输入通过FARROW结构后并行输出[y(5),y(6),y(7),y(8)];
当读取到[x_in(13),x_in(14),x_in(15),x_in(16)]时,对x_in的16个数据进行更新,新的数组保留前一组的后8位数据,顺序补充x的8位数据x(17)~x(24),即更新后的x_in=[x(9),x(10),…,x(16),x(17),…,x(24)];
重复S1~S3,当读取最后一组x的数据,剩余数据数小于8,则将不足位数补零赋给x_in。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南国科锐承电子科技有限公司,未经湖南国科锐承电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110085533.4/1.html,转载请声明来源钻瓜专利网。





