[实用新型]一种输入失调电压自动修正电路有效

专利信息
申请号: 202022874909.3 申请日: 2020-12-03
公开(公告)号: CN213750802U 公开(公告)日: 2021-07-20
发明(设计)人: 张胜;涂才根;谭在超;丁国华;罗寅 申请(专利权)人: 苏州锴威特半导体股份有限公司
主分类号: G05F1/625 分类号: G05F1/625
代理公司: 南京众联专利代理有限公司 32206 代理人: 杜静静
地址: 215600 江苏省苏州*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 输入 失调 电压 自动 修正 电路
【权利要求书】:

1.一种输入失调电压自动修正电路,其特征在于,所述修正电路包括比较器电路、比较器电路输出驱动管,开关控制管、逻辑控制模块;其中比较器电路包括第一级输入和第二级输入,所述修正电路还包括第一级输入负载和第二级输入负载,第一级输入连接第一级输入负载,第二级输入连接第二级负载,所述开关控制管控制比较电路。

2.根据权利要求1所述的输入失调电压自动修正电路,其特征在于,所述比较器电路包括PMOS管P1、P2、P3以及P4,其中PMOS管P1和P2作为比较器电路第一级输入的输入对管;PMOS管P3和P4作为比较器电路第二级输入的输入对管;电阻R1~R10作为比较器第一级输入的负载;NMOS管N1和N2作为第二级输入的负载;NMOS管N3作为比较器电路的输出驱动管。

3.根据权利要求2所述的输入失调电压自动修正电路,其特征在于,所述NMOS管N4~N13与PMOS管P5、P6作为开关控制管,LOGIC为逻辑控制模块,比较器的输出信号OUT作为LOGIC模块的输入信号,Trim和K1~K8为LOGIC模块的输出信号。

4.根据权利要求3所述的输入失调电压自动修正电路,其特征在于,所述逻辑控制模块LOGIC的内部电路包括时钟产生电路CLK、时钟分频电路DFF、比较器电路COMP和RS触发器RS,其中时钟分频电路DFF一端连接时钟产生电路CLK,另一端连接比较器电路COMP,比较器电路COMP同时连接两个触发器RS。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州锴威特半导体股份有限公司,未经苏州锴威特半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202022874909.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top