[发明专利]多路高速ADC采样FPGA回波全波形采样的方法在审
| 申请号: | 202011339509.0 | 申请日: | 2020-11-25 | 
| 公开(公告)号: | CN113765520A | 公开(公告)日: | 2021-12-07 | 
| 发明(设计)人: | 张俊双;冯新文;徐国辉;李海明;温立彬;吕通发;鲍明正;袁晓磊;牟鑫;杨鹏;杨倩倩;傅裕;岳海姣 | 申请(专利权)人: | 国网内蒙古东部电力有限公司;国网内蒙古东部电力有限公司兴安供电公司;国家电网有限公司;清研自动化技术(洛阳)有限公司 | 
| 主分类号: | H03M1/12 | 分类号: | H03M1/12;G05B19/042 | 
| 代理公司: | 北京中原华和知识产权代理有限责任公司 11019 | 代理人: | 寿宁;张华辉 | 
| 地址: | 010010 内蒙古自治区呼*** | 国省代码: | 内蒙古;15 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 高速 adc 采样 fpga 回波 波形 方法 | ||
1.多路高速ADC采样FPGA回波全波形采样的方法,其特征在于:包括以下步骤:
1):激光器发射脉冲信号,激光打在待测目标上产生回波信号;
2):APD光电探照器将待测目标漫反射回来的回波信号转换成电信号;
3):将步骤(2)中的电信号用AGC进行放大;
4):高频时钟源芯片输出的多路同频率带有设定固定相位差的时钟信号同时给高速ADC作为采样时钟,多路高速ADC同时采样将多路高速ADC的采样数据拼接成一个ADC采样数据;
5):将拼接后的ADC采样数据重新存储于FPGA处理器的FIFO里。
2.根据权利要求1所述的多路高速ADC采样FPGA回波全波形采样的方法,其特征在于:FPGA处理器对高速ADC进行配置,配置其采样模式和采样速率。
3.根据权利要求1所述的多路高速ADC采样FPGA回波全波形采样的方法,其特征在于:FPGA对高频时钟源进行配置,输出多路频率相同、具有固定相位差的时钟信号。
4.根据权利要求1所述的多路高速ADC采样FPGA回波全波形采样的方法,其特征在于:高速ADC采样时钟由时钟源芯片提供,多路高速ADC采样时钟分别为频率相同相位不同的时钟。
5.根据权利要求1所述的多路高速ADC采样FPGA回波全波形采样的方法,其特征在于:步骤(3)中FPGA处理器根据多路高速ADC采样时钟时序关系对ADC的采样数据进行实时采样数据拼接。
6.根据权利要求1所述的多路高速ADC采样FPGA回波全波形采样的方法,其特征在于:步骤(5)中拼接后的ADC采样数据为全波形数据。
7.根据权利要求1所述的多路高速ADC采样FPGA回波全波形采样的方法,其特征在于:多路高速ADC采样数据分别存放在FPGA处理器的FIFO里。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国网内蒙古东部电力有限公司;国网内蒙古东部电力有限公司兴安供电公司;国家电网有限公司;清研自动化技术(洛阳)有限公司,未经国网内蒙古东部电力有限公司;国网内蒙古东部电力有限公司兴安供电公司;国家电网有限公司;清研自动化技术(洛阳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011339509.0/1.html,转载请声明来源钻瓜专利网。





