[发明专利]行锤击减轻在审
| 申请号: | 202010883400.7 | 申请日: | 2020-08-28 |
| 公开(公告)号: | CN112447224A | 公开(公告)日: | 2021-03-05 |
| 发明(设计)人: | G·E·胡申;R·C·墨菲;H·孙 | 申请(专利权)人: | 美光科技公司 |
| 主分类号: | G11C11/406 | 分类号: | G11C11/406 |
| 代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
| 地址: | 美国爱*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 行锤击 减轻 | ||
1.一种用于行锤击减轻的设备,其包括:
存储器阵列(130、230、330、430);以及
控制电路(140),其耦合到所述存储器阵列(130、230、330、430),且经配置以:
响应于确定与所述存储器阵列(130、230、330、430)的一组存储器单元(260、262、264)相关联的锤击事件,将来自所述组存储器单元(260、262、264)的数据锁存在感测电路(150、250、352、354、452、454)中;以及
响应于对所述数据的后续读取请求,从所述感测电路(150、250、352、354、452、454)存取所述数据。
2.根据权利要求1所述的设备,其中所述控制电路(140)经配置以响应于接收到存取所述组存储器单元(260、262、264)的命令,从所述感测电路(150、250、352、354、452、454)存取所述数据。
3.根据权利要求2所述的设备,其中所述控制电路(140)经配置以响应于接收到存取所述组存储器单元(260、262、264)的所述命令,从所述感测电路(150、250、352、354、452、454)而不是所述组存储器单元(260、262、264)存取所述数据。
4.根据权利要求1所述的设备,其中所述感测电路(150、250、352、354、452、454)包括锁存器。
5.根据权利要求4所述的设备,其中所述控制电路(140)经配置以将来自所述组存储器单元(260、262、264)的所述数据锁存在特定数量的锁存器中。
6.根据权利要求5所述的设备,其中所述特定数量的锁存器累加地为所述存储器阵列(130、230、330、430)的整行存储器单元(260、262、264)提供存储。
7.根据权利要求1所述的设备,其中所述感测电路(150、250、352、354、452、454)包括感测放大器(352、354、452、454)。
8.根据权利要求1所述的设备,其中所述存储器阵列(130、230、330、430)是动态随机存取存储器DRAM阵列。
9.一种用于行锤击减轻的方法,其包括:
确定与存储器阵列(130、230、330、430)的一组存储器单元(260、262、264)相关联的行锤击的发生率,所述组存储器单元(260、262、264)存储数据;
响应于确定所述行锤击的所述发生率且在接收到读取命令、写入命令或刷新命令之前,将来自所述组存储器单元(260、262、264)的所述数据锁存在感测放大器(352、354、452、454)中;以及
之后响应于接收到读取所述组存储器单元(260、262、264)的命令,从所述感测放大器(352、354、452、454)存取所述数据。
10.根据权利要求9所述的方法,其中所述方法包含:
将来自所述组存储器单元(260、262、264)的所述数据锁存在位于包括所述存储器阵列(130、230、330、430)的所述存储器装置的外围电路中的感测放大器(352、354、452、454)中;以及
响应于接收到读取所述组存储器单元(260、262、264)的所述命令,从位于所述外围电路中的所述外围感测放大器(352、354、452、454)存取所述数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010883400.7/1.html,转载请声明来源钻瓜专利网。





