[发明专利]一种防带电误接触电路系统有效
| 申请号: | 202010565871.3 | 申请日: | 2020-06-19 |
| 公开(公告)号: | CN111682616B | 公开(公告)日: | 2022-05-10 |
| 发明(设计)人: | 赵康康;魏朝 | 申请(专利权)人: | 无锡睿勤科技有限公司 |
| 主分类号: | H02J7/00 | 分类号: | H02J7/00;H02H11/00 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 骆英静 |
| 地址: | 214000 江苏省无锡市新吴区震*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 带电 接触 电路 系统 | ||
1.一种防带电误接触电路系统,其特征在于,包括电池、电池连接器、主板连接器和防带电误接触电路;
所述电池连接器上设置有防误触PIN,所述防误触PIN的电位与所述电池的电压一致;所述主板连接器上设置有对应于所述防误触PIN的接地PIN,所述接地PIN连接于地;
所述防带电误接触电路包括PMOS管和第一电阻;
所述PMOS管的栅极与所述防误触PIN连接,所述PMOS管的源极与所述电池连接,所述PMOS管的漏极作为所述电池的输出端;
所述第一电阻的一端连接在所述PMOS管的栅极与所述防误触PIN之间,另一端连接在所述PMOS管的源极与所述电池之间;
当所述电池连接器未与所述主板连接器扣合时,所述防误触PIN悬空,所述PMOS管的栅极为高电平,所述PMOS管的源极和漏极不导通,所述电池不对外输出;
当所述电池连接器与所述主板连接器扣合时,所述防误触PIN与所述接地PIN接触,所述PMOS管的栅极的电平被拉低到地,所述PMOS管的源极和漏极导通,所述电池对外输出。
2.根据权利要求1所述的防带电误接触电路系统,其特征在于,所述防带电误接触电路还包括RC延时电路;
所述RC延时电路由电容和第二电阻组成;
所述第二电阻连接在所述PMOS管的栅极与所述防误触PIN之间;
所述电容的一端连接于所述第二电阻和所述PMOS管的栅极之间,另一端接地。
3.根据权利要求1所述的防带电误接触电路系统,其特征在于,所述防带电误接触电路还包括第一TVS管和第二TVS管;
所述第一TVS管的正极连接所述第二TVS管的正极;
所述第一TVS管的负极连接所述PMOS管的源极;
所述第二TVS管的负极接地。
4.根据权利要求2所述的防带电误接触电路系统,其特征在于,所述第二电阻的阻值为100KΩ,所述电容的容值为47uF。
5.根据权利要求1所述的防带电误接触电路系统,其特征在于,所述第一电阻的阻值为100MΩ。
6.根据权利要求1所述的防带电误接触电路系统,其特征在于,所述电池连接器为BTB公头,所述主板连接器为与所述BTB公头相配合的BTB母头。
7.根据权利要求1所述的防带电误接触电路系统,其特征在于,所述防带电误接触电路设置于电池主板或后壳上。
8.根据权利要求2所述的防带电误接触电路系统,其特征在于,所述RC延时电路的计算公式为:
T=-R2*C1*ln((Vbat-Vbat_CTL)/Vbat);
其中,T为延时时间;R2为所述第二电阻;C1为所述电容;Vbat为所述第二电阻和所述电容之间的电压,也即电池的电压;Vbat_CTL为电容间要达到的电压,也即所述防误触PIN的电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡睿勤科技有限公司,未经无锡睿勤科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010565871.3/1.html,转载请声明来源钻瓜专利网。





