[发明专利]像素驱动电路及驱动方法、移位寄存器电路、显示装置在审

专利信息
申请号: 202010372715.5 申请日: 2020-05-06
公开(公告)号: CN111445861A 公开(公告)日: 2020-07-24
发明(设计)人: 李永谦;冯雪欢 申请(专利权)人: 合肥京东方卓印科技有限公司;京东方科技集团股份有限公司
主分类号: G09G3/3225 分类号: G09G3/3225;G11C19/28
代理公司: 北京中博世达专利商标代理有限公司 11274 代理人: 申健
地址: 230012 安徽省合肥市新*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 像素 驱动 电路 方法 移位寄存器 显示装置
【权利要求书】:

1.一种像素驱动电路,其特征在于,包括:

数据写入子电路,至少与第一扫描信号端、数据信号端和第一节点耦接;所述数据写入子电路被配置为,在所述第一扫描信号端处接收的第一扫描信号的控制下,将在所述数据信号端处接收的数据信号写入所述第一节点;

驱动子电路,与所述第一节点、第二节点和第一电源电压信号端耦接;所述驱动子电路被配置为,在所述第一节点的电压和在所述第一电源电压信号端处接收的第一电源电压信号的控制下,驱动与所述第二节点耦接的发光器件工作;

时间控制子电路,与所述第一节点、第二扫描信号端和控制信号端耦接;所述时间控制子电路被配置为,在所述发光器件工作预设时间之后,在所述第二扫描信号端处接收的第二扫描信号的控制下,将在所述控制信号端处接收的控制信号传输至所述第一节点,使所述驱动子电路断开,以控制所述发光器件停止工作。

2.根据权利要求1所述的像素驱动电路,其特征在于,所述时间控制子电路包括:

第一晶体管;所述第一晶体管的控制极与所述第二扫描信号端耦接,所述第一晶体管的第一极与所述控制信号端耦接,所述第一晶体管的第二极与所述第一节点耦接。

3.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动子电路包括:

第二晶体管;所述第二晶体管的控制极与所述第一节点耦接,所述第二晶体管的第一极与所述第二节点耦接,所述第二晶体管的第二极与所述第一电源电压信号端耦接。

4.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入子电路还与所述第二节点耦接;

所述数据写入子电路包括:

第三晶体管;所述第三晶体管的控制极与所述第一扫描信号端耦接,所述第三晶体管的第一极与所述数据信号端耦接,所述第三晶体管的第二极与所述第一节点耦接;

存储电容;所述存储电容的第一极与所述第一节点耦接,所述存储电容的第二极与所述第二节点耦接。

5.根据权利要求1~4中任一项所述的像素驱动电路,其特征在于,还包括:

感测子电路,与第三扫描信号端、所述第二节点和感测信号端耦接;所述感测子电路被配置为,在所述第三扫描信号端处接收的第三扫描信号的控制下,将在所述感测信号端处接收的感测信号传输至所述第二节点。

6.根据权利要求5所述的像素驱动电路,其特征在于,所述感测子电路包括:

第四晶体管;所述第四晶体管的控制极与所述第三扫描信号端耦接,所述第四晶体管的第一极与所述感测信号端耦接,所述第四晶体管的第二极与所述第二节点耦接。

7.根据权利要求5所述的像素驱动电路,其特征在于,所述控制信号端与所述感测信号端为同一信号端。

8.根据权利要求5所述的像素驱动电路,其特征在于,所述第一扫描信号端与所述第三扫描信号端为同一信号端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方卓印科技有限公司;京东方科技集团股份有限公司,未经合肥京东方卓印科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202010372715.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top