[发明专利]时间交错式模拟至数字转换器装置及其控制方法在审
申请号: | 202010291436.6 | 申请日: | 2020-04-14 |
公开(公告)号: | CN111865310A | 公开(公告)日: | 2020-10-30 |
发明(设计)人: | 吴书豪;翁展翔 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 李庆波 |
地址: | 中国台湾新竹市*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时间 交错 模拟 数字 转换器 装置 及其 控制 方法 | ||
1.一种时间交错式模拟至数字转换器装置,包括:
随机数信号发生器,被配置为产生随机数序列;
多个模拟至数字转换器ADC,耦接该随机数信号发生器,并分别被配置为接收模拟输入信号,以产生多个数字信号,其中,该多个ADC中的每一个还被配置为根据该随机数序列产生选择信号;以及,
输出电路,耦接该多个ADC,并被配置为根据该多个ADC产生的多个选择信号选择该多个数字信号中的其中一个,以产生数字输出信号。
2.根据权利要求1所述的时间交错式模拟至数字转换器装置,其特征在于,该多个ADC产生的多个选择信号在相同时刻只有一个具有使能状态,以及,该输出电路选择其选择信号具有使能状态的ADC所产生的数字信号。
3.根据权利要求2所述的时间交错式模拟至数字转换器装置,其特征在于,如果由该多个ADC中的一者产生的选择信号在接收该随机数序列的第一随机数时具有使能状态,则该多个ADC中的该一者在接收紧接该第一随机数之后的第二随机数时产生不具有使能状态的选择信号。
4.根据权利要求2所述的时间交错式模拟至数字转换器装置,其特征在于,该多个ADC中的每一个对相同的该随机数序列进行解码,以确定是否生成具有使能状态的选择信号。
5.根据权利要求4所述的时间交错式模拟至数字转换器装置,其特征在于,还包括:
时钟信号产生器,用于产生时钟信号;
其中,该多个ADC中的每一个包括时序控制器,且该时序控制器接收该时钟信号和该随机数序列,并产生该选择信号。
6.根据权利要求5所述的时间交错式模拟至数字转换器装置,其特征在于,该随机数信号发生器经由一根或多根主导线输出该随机数序列,以及,该主导线的数量小于该多个ADC的数量。
7.根据权利要求1所述的时间交错式模拟至数字转换器装置,其特征在于,该随机数序列是该随机数信号发生器通过产生具有不同脉冲宽度的脉冲宽度调制信号来表示的。
8.根据权利要求5所述的时间交错式模拟至数字转换器装置,其特征在于,该多个ADC中的至少一者的时序控制器包括:
串联连接的多个延迟组件;
选择电路,被配置为根据该随机数序列选择该多个延迟组件的多个输出信号中的一者,以产生该选择信号。
9.根据权利要求8所述的时间交错式模拟至数字转换器装置,其特征在于,该多个延迟组件中的每一个是触发器,且该多个延迟组件被该时钟信号控制。
10.一种时间交错式模拟至数字转换器装置的控制方法,包括:
产生随机数序列;
使用多个模拟至数字转换器ADC来分别接收模拟输入信号,以产生多个数字信号;
使用每个ADC来根据该随机数序列产生选择信号;以及,
根据该多个ADC产生的多个选择信号选择该多个ADC的多个数字信号中的一者,以产生数字输出信号。
11.根据权利要求10所述的控制方法,其特征在于,该多个ADC产生的多个选择信号在相同时刻只有一个具有使能状态,以及,根据该多个ADC产生的多个选择信号选择该多个ADC的多个数字信号中的一者的步骤包括:
选择其选择信号具有使能状态的ADC所产生的数字信号。
12.根据权利要求11所述的控制方法,其特征在于,所述控制方法还包括:
如果由该多个ADC中的一者产生的选择信号在接收该随机数序列的第一随机数时具有使能状态,则该多个ADC中的该一者在接收紧接该第一随机数之后的第二随机数时产生不具有使能状态的选择信号。
13.根据权利要求10所述的控制方法,其特征在于,该随机数序列是通过产生具有不同脉冲宽度的脉冲宽度调制信号来表示的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010291436.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于洗衣设备的用户界面系统
- 下一篇:包装饮用水