[发明专利]栅极驱动电路和显示面板有效
申请号: | 202010121162.6 | 申请日: | 2020-02-26 |
公开(公告)号: | CN111210757B | 公开(公告)日: | 2021-03-16 |
发明(设计)人: | 薛炎;王宪 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 张晓薇 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极 驱动 电路 显示 面板 | ||
本申请实施例提供一种栅极驱动电路和显示面板,该栅极驱动电路通过在栅极驱动电路中设置低频控制信号源和第三下拉单元,使得第三下拉单元调节电路中第二点的电位,相应的低频控制信号源可以向第一级传信号端输出信号,使得低频控制信号源和第三下拉单元取代一组时钟信号,而由于低频控制信号源和第三下拉单元所占空间较小,使得降低了栅极驱动电路的宽度,从而减小了显示面板的边框,缓解了现有GOA电路存在时钟信号线较多,导致显示面板的边框较大的技术问题。
技术领域
本申请涉及显示技术领域,尤其是涉及一种栅极驱动电路和显示面板。
背景技术
现有显示面板为了减少外接芯片的数量,会采用GOA(Gate Driver On Array,阵列基板行驱动技术)电路代替外接芯片,但在GOA电路中,需要对晶体管的阈值电压进行补偿,从而使得显示画面较好,如图1所示,现有对晶体管的阈值电压进行补偿的GOA电路中,需要采用三组不同的时钟信号对电路进行驱动或者级传,而为了降低时钟信号线的阻抗,每组时钟信号线包括12个时钟信号线,如图2所示,会造成时钟信号线较多,从而导致显示面板的边框较大,无法实现窄边框。
所以,现有GOA电路存在时钟信号线较多,导致显示面板的边框较大的技术问题。
发明内容
本申请实施例提供一种栅极驱动电路和显示面板,用以缓解现有GOA电路存在时钟信号线较多,导致显示面板的边框较大的技术问题。
本申请实施例提供一种栅极驱动电路,包括:
逻辑寻址单元,与第一点连接,用于在空白时间段将第一点和第二点的电位拉高;
上拉控制单元,与所述逻辑寻址单元和所述第一点连接,用于在显示时间段将所述第一点的电位拉高;
上拉单元,包括第一点、第二点和低频控制信号源,所述上拉单元与所述上拉控制单元连接,用于将第一级传信号、第一输出信号和第二输出信号的电位拉高;
第一下拉单元,与所述第一点连接,用于在空白时间段结束时将第一点的电位拉低;
第二下拉单元,与所述第一点连接,用于在显示时间段将第一点的电位拉低;
第三下拉单元,与所述第二点连接,用于在显示时间段将第二点的电位拉低;
第四下拉单元,与第三点连接,用于在显示时间段开始时将第三点的电位拉低;
第一下拉维持单元,与所述第一点连接,用于维持所述第一点的低电位;
第二下拉维持单元,用于维持所述第一级传信号、所述第一输出信号、所述第二输出信号的低电位;
反相器,包括第三点,用于将第一点和第三点的电位反相。
在一些实施例中,所述逻辑寻址单元包括第二级传信号端、第一信号输入端、高电位输入端、复位信号端、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管和第一存储电容,所述第一晶体管的栅极与所述第一信号输入端连接,所述第一晶体管的第一电极与所述第二级传信号端连接,所述第一晶体管的第二电极与所述第二晶体管的第一电极连接,所述第一晶体管的第二电极与所述第三晶体管的第二电极连接,所述第二晶体管的栅极与所述第一信号输入端连接,所述第二晶体管的第二电极与所述第一存储电容的第一极板连接,所述第三晶体管的第一电极与所述高电位输入端连接,所述第三晶体管的栅极与所述第一存储电容的第一极板连接,所述高电位输入端与所述第一存储电容的第二极板连接,所述第四晶体管的栅极与所述第一存储电容的第一极板连接,所述第四晶体管的第一电极与所述高电位输入端连接,所述第四晶体管的第二电极与所述第五晶体管的第一电极连接,所述第五晶体管的栅极与所述复位信号端连接,所述第五晶体管的第二电极与所述第一点连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010121162.6/2.html,转载请声明来源钻瓜专利网。