[实用新型]像素驱动电路、显示面板有效
申请号: | 201922207474.4 | 申请日: | 2019-12-10 |
公开(公告)号: | CN211044994U | 公开(公告)日: | 2020-07-17 |
发明(设计)人: | 李慧君;刘庭良;郭永林;杨慧娟 | 申请(专利权)人: | 京东方科技集团股份有限公司;成都京东方光电科技有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32;G09G3/3225 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 刘悦晗;姜春咸 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 显示 面板 | ||
1.一种像素驱动电路,其特征在于,包括:驱动单元、发光单元、存储单元、重置单元、发光控制单元、数据写入单元以及第一连接线;
所述重置单元,用于根据第一电压端调节第一节点的电压;
所述存储单元的第一端连接第一节点,其第二端连接第二电压端;
所述驱动单元,包括驱动晶体管,用于驱动所述发光单元进行发光;
所述数据写入单元,用于通过所述存储单元的调节向所述驱动单元写入数据线端的数据信号;
所述发光控制单元,用于通过控制所述驱动单元而向所述发光单元写入显示电流;
所述第一连接线与所述驱动晶体管的栅极一体成型,且所述第一连接线的宽度大于所述驱动晶体管的栅极的宽度,以增大所述像素驱动电路的负载。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述重置单元包括:
第一晶体管,其第一极连接第一节点,第二极连接第一电压端,栅极通过第二连接线与重置端连接,所述第二连接线与所述第一晶体管的栅极一体成型,且所述第二连接线的宽度大于所述第一晶体管的栅极的宽度,以增大所述像素驱动电路的负载。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述数据写入单元包括:
第二晶体管,其栅极连接栅线端,第一极连接第一节点,第二极连接第二节点;
第三晶体管,其栅极连接栅线端,第一极连接第三节点,第二极连接数据线端。
4.根据权利要求3所述的像素驱动电路,其特征在于,所述发光控制单元包括:
第四晶体管,其栅极连接信号端,第一极连接第二电压端,第二极连接第三节点;
第五晶体管,其栅极连接信号端,第一极连接第二节点,第二极连接所述发光单元。
5.根据权利要求4所述的像素驱动电路,其特征在于,所述驱动晶体管的栅极通过所述第一连接线连接第一节点,第一极连接第三节点,第二极连接第二节点。
6.根据权利要求5所述的像素驱动电路,其特征在于,所述存储单元包括:
存储电容,其第一极连接第二电压端,第二极连接第一节点。
7.根据权利要求6所述的像素驱动电路,其特征在于,所有晶体管均为N型晶体管;或者,所有晶体管均为P型晶体管。
8.一种显示面板,其特征在于,包括:
多个像素驱动电路,所述像素驱动电路为权利要求1至7中任意一项的像素驱动电路;
多个像素单元,至少部分所述像素单元与所述像素驱动电路一一对应。
9.根据权利要求8所述的显示面板,其特征在于,具有异形区和非异形区,所述异形区中的像素单元少于所述非异形区中的像素单元,所述像素驱动电路与位于所述异形区中的像素单元一一对应。
10.根据权利要求8所述的显示面板,其特征在于,所述像素驱动电路为权利要求6所述的像素驱动电路,所述像素驱动电路还包括:
第六晶体管,其栅极连接下一行所述像素单元对应的像素驱动电路的重置端,第一极连接第五晶体管的第二极,第二极连接第一电压端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201922207474.4/1.html,转载请声明来源钻瓜专利网。