[实用新型]一种计算机通讯接口装置有效
申请号: | 201920980441.0 | 申请日: | 2019-06-27 |
公开(公告)号: | CN210405268U | 公开(公告)日: | 2020-04-24 |
发明(设计)人: | 赵帮华 | 申请(专利权)人: | 赵帮华 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 400000 重庆市沙坪坝*** | 国省代码: | 重庆;50 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 计算机 通讯 接口 装置 | ||
本实用新型涉及一种计算机通讯接口装置,解决的是干扰能力弱、控制线性度低的的技术问题,通过采用包括发送电路和接收电路,发送电路包括两电平转三电平单元,两电平转三电平单元的控制端连接有开关单元;所述开关单元包括PMOS管MN1、NMOS管MN2、NMOS管MN3、PMOS管MN4、PMOS管MN5,NMOS管MN6、NMOS管MN7、NMOS管MN8、NMOS管MN9、NMOS管MN10、NMOS管MN11,电容C1、电容C2以及开关管ST的技术方案,较好的解决了该问题,可用于计算机应用中。
技术领域
本实用新型涉及计算机领域,具体涉及一种计算机通讯接口装置。
背景技术
计算机通讯接口作为数据通讯使用,在计算机设备中应用广泛。现有的计算机通讯接口装置一般采用RS232或RS485接口电路,存在抗干扰能力弱,结构复杂。
本实用新型提供了一种结构简单,抗干扰能力极强、线性度高的计算机通讯接口装置。
实用新型内容
本实用新型所要解决的技术问题是现有技术中存在的抗干扰能力弱、线性度低的技术问题。提供一种新的计算机通讯接口装置,该计算机通讯接口装置具有结构简单,抗干扰能力极强、线性度高的特点。
为解决上述技术问题,采用的技术方案如下:
一种计算机通讯接口装置,所述计算机通讯接口装置包括发送电路和接收电路,发送电路包括两电平转三电平单元,两电平转三电平单元的控制端连接有开关单元;
所述两电平转三电平单元用于将电平0_1序列转换为电平-1_0_+1序列;
所述接收电路用于将电平-1_0_+1序列转换为与发送电路输入的相同的电平0-电平1序列。
本实用新型的工作原理:本实用新型将传统的01转换为-1+1,两者的电平差值更大,能够增加抗干扰性。其中控制信号的生成采用开关生成时钟序列,开关在保持阶段时MN11闭合,开关ST的衬底连接到Vin,同时降低体效应,在保持阶段,衬底通过开关连接到地,可以减少背栅效应,减小体效应,保持了开关管ST的线性度,实现高线性度的开关时钟信号用于控制两电平转三电平单元。
上述方案中,为优化,进一步地,所述开关单元包括PMOS管MN1、NMOS管MN2、NMOS管MN3、PMOS管MN4、PMOS管MN5,NMOS管MN6、NMOS管MN7、NMOS管MN8、NMOS管MN9、NMOS管MN10、NMOS管MN11,电容C1、电容C2以及开关管ST;
PMOS管MN1的栅极与NMOS管MN2的栅极相连后连接有CLK-时钟信号,PMOS管MN1的漏极连接有电压VDD,MOS管MN1的源极与NMOS管MN2的漏极相连,NMOS管MN2的源极与NMOS管MN3的漏极连接并连接电容C1一端、NMOS管MN6源极、NMOS管MN9漏极;
NMOS管MN3的栅极连接到CLK-时钟信号,源极接地;
PMOS管M4的漏极与电压VDD连接,源极连接有电容C1另一端、PMOS管MN5漏极,栅极连接到NMOS管MN7的漏极、PMOS管MN5的源极、NMOS管MN6栅极、NMOS管MN9的栅极以及开关管ST栅极;
PMOS管MN5栅极与NMOS管MN6漏极连接;
NMOS管MN7的栅极与电压VDD连接,源极连接NMOS管MN8漏极;
NMOS管MN8的源极接地,栅极连接CLK-时钟信号;
NMOS管MN9的源极与开关管ST的源极连接、与NMOS管MN11的栅极连接;
开关管ST的漏极连接电容C2一端并与两电平转三电平单元的控制端连接,栅极与NMOS管MN11的栅极连接,电容C2另一端接地;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赵帮华,未经赵帮华许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201920980441.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种残液回收系统的排尽管道
- 下一篇:多路测试夹