[发明专利]一种顶点数组类命令的属性存储与组装优化电路有效
| 申请号: | 201911147156.1 | 申请日: | 2019-11-21 |
| 公开(公告)号: | CN111047503B | 公开(公告)日: | 2023-06-13 |
| 发明(设计)人: | 邓艺;牛少平;魏艳艳;郝冲;韩一鹏 | 申请(专利权)人: | 中国航空工业集团公司西安航空计算技术研究所 |
| 主分类号: | G06T1/20 | 分类号: | G06T1/20;G06F9/48 |
| 代理公司: | 北京清大紫荆知识产权代理有限公司 11718 | 代理人: | 李红 |
| 地址: | 710065 陕西省*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 顶点 数组 命令 属性 存储 组装 优化 电路 | ||
1.一种顶点数组类命令的属性存储与组装优化电路,其特征在于,本电路包括:DDR(1)、索引cache(2)、属性cache1~7(3)、索引FIFO(4)、属性FIFO1~7(5)、组装控制模块(6)和数据组装模块(7);所述DDR(1)同时连接索引cache(2)和属性cache1~7(3),索引cache(2)连接索引FIFO(4),属性cache1~7(3)连接属性FIFO1~7(5),组装控制模块(6)连接索引FIFO(4)和数据组装模块(7),数据组装模块(7)连接属性FIFO1~7(5);
所述组装控制模块(6)接收外部输入的组装请求,由数据组装模块(7)最终向外部输出组装的命令;
所述DDR(1)内部划分特定存储区域,该存储区域用于存储顶点数组组装所需的索引cache(2)和属性cache1~7(3)的访问数据;
所述索引cache(2)用于缓存从DDR(1)中获取的连续索引数据,减少组装电路向DDR(1)的读访问次数;
所述属性cache1~7(3)用于缓存从DDR(1)中获取的连续属性数据,减少组装电路向DDR的读访问次数;
所述索引FIFO(4)用于接收组装控制模块(6)的读数据请求,存储从索引cache(2)中读取的连续、有效的索引数据,提升组装控制模块(6)的执行效率;
所述的属性FIFO1~7(5),用于接收组装控制模块(6)的读数据请求,存储从属性cache1~7(3)读取的有效的属性cache1~7(3)的数据,提升组装控制模块(6)的执行效率。
2.根据权利要求1所述的一种顶点数组类命令的属性存储与组装优化电路,其特征在于:所述组装控制模块(6)用于控制DDR(1)、索引cache(2)、属性cache1~7(3)、索引FIFO(4)、属性FIFO1~7(5)、组装控制模块(6)和数据组装模块(7)的整个工作流程,控制手段包括:索引数据获取、属性地址计算、属性使能检测、数组组装分类和属性1~7数据的组装顺序仲裁。
3.根据权利要求2所述的一种顶点数组类命令的属性存储与组装优化电路,其特征在于:所述的数据组装模块(7)用于按照组装控制模块(6)的组装控制和从属性FIFO1~7(5)获取的数据进行组装并输出组装的命令。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911147156.1/1.html,转载请声明来源钻瓜专利网。





