[发明专利]雷达信号处理装置及其方法在审
申请号: | 201911141601.3 | 申请日: | 2019-11-20 |
公开(公告)号: | CN110927676A | 公开(公告)日: | 2020-03-27 |
发明(设计)人: | 骆云飞;刘雷 | 申请(专利权)人: | 南京国立电子科技有限公司 |
主分类号: | G01S7/285 | 分类号: | G01S7/285 |
代理公司: | 北京德崇智捷知识产权代理有限公司 11467 | 代理人: | 俞江 |
地址: | 210049 江苏省南京*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 雷达 信号 处理 装置 及其 方法 | ||
一种雷达信号处理装置及其方法,包括FPGA处理器和DSP处理器;所述FPGA处理器和DSP处理器相连接;所述FPGA处理器和DSP处理器分担对雷达信号进行脉压处理、信号检测、点迹处理和航迹处理。所述FPGA处理器和DSP处理器通过4路RapidIO接口相连接。所述FPGA处理器用于对雷达信号进行脉压处理;所述DSP处理器用于对雷达信号进行信号检测、点迹处理和航迹处理。结合其它结构或方法有效避免了现有技术中单一的处理器对雷达信号进行脉压处理、信号检测、点迹处理和航迹处理负担过重、效率低下且出错率高的缺陷。
技术领域
本发明涉及雷达信号技术领域,也涉及信号处理技术领域,具体涉及一种雷达信号处理装置及其方法。
背景技术
雷达,是用无线电的方法发现目标并测定它们的空间位置。因此,雷达也被称为“无线电定位”。雷达是利用电磁波探测目标的电子设备。雷达发射电磁波对目标进行照射并接收其回波,由此获得目标至电磁波发射点的距离、距离变化率(径向速度)、方位、高度等信息。雷达信号占用的典型频段是从500兆赫-18吉赫,毫米波雷达的工作频率达到40吉赫甚至更高。
而要对雷达信号进行处理,就会涉及对雷达信号进行脉压处理、信号检测、点迹处理和航迹处理,现在对雷达信号进行脉压处理、信号检测、点迹处理和航迹处理都集中在一个处理器中进行,这样就会使得单一的处理器进行脉压处理、信号检测、点迹处理和航迹处理负担过重、效率低下且出错率高。
发明内容
为解决上述问题,本发明提供了一种雷达信号处理装置及其方法,有效避免了现有技术中单一的处理器对雷达信号进行脉压处理、信号检测、点迹处理和航迹处理负担过重、效率低下且出错率高的缺陷。
为了克服现有技术中的不足,本发明提供了一种雷达信号处理装置及其方法的解决方案,具体如下:
一种雷达信号处理装置,包括FPGA处理器和DSP处理器;
所述FPGA处理器和DSP处理器相连接;
所述FPGA处理器和DSP处理器分担对雷达信号进行脉压处理、信号检测、点迹处理和航迹处理。
所述FPGA处理器和DSP处理器通过4路RapidIO接口相连接。
所述FPGA处理器用于对雷达信号进行脉压处理;
所述DSP处理器用于对雷达信号进行信号检测、点迹处理和航迹处理。所述DSP处理器与四通道ADC连接;
所述四通道ADC用于接收雷达信号并进行对雷达信号的模数转化,所述模数转化后的数字信号发送到所述DSP处理器。
所述DSP处理器还与DAC的输入端连接;
所述DAC用于作为雷达信号的波形产生通道。
所述FPGA处理器、四通道ADC和DAC均与时钟发生器连接;
所述时钟发生器用于对所述FPGA处理器、四通道ADC和DAC提供时钟信号;
所述时钟发生器还用于对提供给所述FPGA处理器和四通道ADC的时钟信号进行分配处理;
所述FPGA处理器还与第一Flash存储器、RS422接口以及SATA接口连接;
所述DSP处理器还与SEP接口、DDR3存储器以及88E1111连接。
所述DAC的输入端为无源耦合结构,所述无源耦合结构为直接通过变压器耦合到DAC输入端;
所述DDR3存储器的数量为若干,所述DDR3存储器采用串联拓扑结构,所述DDR3存储器添加有端接电阻。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京国立电子科技有限公司,未经南京国立电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911141601.3/2.html,转载请声明来源钻瓜专利网。