[发明专利]电平转换电路有效
申请号: | 201911140568.2 | 申请日: | 2019-11-20 |
公开(公告)号: | CN110910808B | 公开(公告)日: | 2022-07-12 |
发明(设计)人: | 傅晓立 | 申请(专利权)人: | TCL华星光电技术有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 徐世俊 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电平 转换 电路 | ||
本发明提供一种电平转换电路,包括:信号输入模块,用于输入第一时钟信号和第一复位信号;第一电平输入模块,用于输入第一转换高电平信号;第二电平输入模块,用于输入第一转换低电平信号和第二转换低电平信号;电平转换模块,用于将第一时钟信号和第一复位信号转换为第二时钟信号和第二复位信号;信号输出模块,用于输出第二时钟信号和第二复位信号;信号切换模块,用于控制第一时钟信号和第一转换低电平信号输入至电平转换模块,并输出第二时钟信号,或控制第一复位信号和第二转换低电平信号输入至电平转换模块,并输出第二复位信号。本发明提高了电平转换模块端口的利用率。
技术领域
本发明涉及显示技术领域,尤其涉及一种电平转换电路。
背景技术
现有的G0A架构的显示面板中,需要使用电平转换模块将时钟信号和复位信号进行转换,再提供给G0A电路。
在GOA电路驱动过程中,需要利用时钟信号(CK信号,clock signal)中的第一低电平信号VGL和第二低电平信号VSS将显示面板中各薄膜晶体管关闭,由于关闭薄膜晶体管所需的第一低电平信号VGL和第二低电平信号VSS为不同数值,需要将初始第一低电平信号VGL’和初始第二低电平信号VSS’分别输入不同的电平转换模块,再分别输出得到不同数值的第一低电平信号VGL和第二低电平信号VSS,因此需要多个电平转换模块的端口用于输入和输出信号,这将造成电平转换模块端口的浪费。
因此,现有电平转换电路存在电平转化模块端口浪费的技术问题,需要改进。
发明内容
本发明提供一种电平转换电路,以缓解现有电平转换电路中电平转化模块端口浪费的技术问题。
为解决上述问题,本发明提供的技术方案如下:
本发明提供一种电平转换电路,包括:
信号输入模块,用于输入第一时钟信号和第一复位信号,所述第一时钟信号包括初始第一低电平信号和初始第一高电平信号,所述第一复位信号包括初始第二低电平信号;
第一电平输入模块,用于输入第一转换高电平信号;
第二电平输入模块,用于输入第一转换低电平信号和第二转换低电平信号,所述第一转换低电平信号与所述初始第一低电平信号对应,所述第二转换低电平信号与所述初始第二低电平信号对应;
电平转换模块,用于根据所述第一电平输入模块和所述第二电平输入模块输入的转换电平,将所述第一时钟信号和所述第一复位信号转换为第二时钟信号和第二复位信号,所述第二时钟信号包括第一低电平信号和第一高电平信号,所述第二复位信号包括第二低电平信号;
信号输出模块,用于输出所述第二时钟信号和所述第二复位信号;
信号切换模块,用于在第一状态时,控制所述第一时钟信号和所述第一转换低电平信号输入至所述电平转换模块,并控制所述信号输出模块输出所述第二时钟信号,在第二状态时,控制所述第一复位信号和所述第二转换低电平信号输入至所述电平转换模块,并控制所述信号输出模块输出所述第二复位信号。
在本发明的电平转换电路中,所述信号切换模块包括第一信号切换模块,所述第一信号切换模块连接所述信号输入模块和所述电平转换模块,在所述第一状态时,所述第一信号切换模块控制所述第一时钟信号输入至所述电平转换模块,在所述第二状态时,所述第一信号切换模块控制所述第一复位信号输入至所述电平转换模块。
在本发明的电平转换电路中,所述第一信号切换模块包括第一开关和第二开关,在所述第一状态时,所述第一开关打开,所述第二开关关闭,以使所述第一时钟信号输入至所述电平转换模块,在所述第二状态时,所述第一开关关闭,所述第二开关打开,以使所述第一复位信号输入至所述电平转换模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于TCL华星光电技术有限公司,未经TCL华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911140568.2/2.html,转载请声明来源钻瓜专利网。