[发明专利]过电流保护电路及其驱动方法在审
申请号: | 201910409087.0 | 申请日: | 2019-05-16 |
公开(公告)号: | CN110120656A | 公开(公告)日: | 2019-08-13 |
发明(设计)人: | 张先明 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
主分类号: | H02H7/20 | 分类号: | H02H7/20;H02H1/00;G01R19/165 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 黄威 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 过电流保护电路 过电流检测模块 电流叠加 短路问题 比较器 加法器 过流保护模块 过电流保护 驱动 表示电路 电流电路 镜像电路 与门电路 控制器 负极性 正极性 侦测 | ||
1.一种过电流保护电路,其特征在于,包括:过电流保护模块与过电流检测模块;其中,
所述过流保护模块包括:控制器,镜像电路,PMOS和NMOS;
所述控制器连接所述镜像电路,所述PMOS和所述NMOS;所述PMOS连接高电平电压VGH和输出时钟信号电压V-clkout,所述NMOS连接所述输出时钟信号电压V-clkout和低电平电压VGL;
所述过电流检测模块包括:互相连接的第一加法器,第一比较器,第二加法器,第二比较器以及一个与门电路。
2.根据权利要求1所述的过电流保护电路,其特征在于,所述镜像电路过电流保护所述PMOS。
3.根据权利要求1所述的过电流保护电路,其特征在于,所述第一加法器,所述第一比较器和所述与门电路的第一输入端相连接。
4.根据权利要求3所述的过电流保护电路,其特征在于,所述第一加法器的所述输入端连接所述PMOS的所有CK电流,通过所述第一加法器计算所述PMOS的所述所有CK电流的合计值,所述第一加法器的输出端为所述PMOS的所述所有CK电流的合计值并连接到所述第一比较器的第一输入端。
5.根据权利要求4所述的过电流保护电路,其特征在于,所述第一比较器的第二输入端设置第一预设电流值,通过所述第一比较器比较所述PMOS的所述所有CK电流的合计值与所述第一预设电流值的大小,所述第一比较器将结果输入到所述与门电路的第一输入端。
6.根据权利要求1所述的过电流保护电路,其特征在于,所述第二加法器,所述第二比较器和所述与门电路的第二输入端相连接。
7.根据权利要求6所述的过电流保护电路,其特征在于,所述第二加法器的输入端连接所述NMOS的所有CK电流,通过所述第二加法器计算所述NMOS的所述所有CK电流的合计值,所述第二加法器的输出端为所述NMOS的所述所有CK电流的合计值并连接到所述第二比较器的第一输入端。
8.根据权利要求7所述的过电流保护电路,其特征在于,所述第二比较器的第二输入端设置第二预设电流值,通过所述第二比较器比较所述NMOS的所述所有CK电流的合计值与所述第二预设电流值的大小,所述第二比较器将结果输入到所述与门电路的第二输入端。
9.根据权利要求1所述的过电流保护电路,其特征在于,所述与门电路检测所述PMOS和所述NMOS是否产生过电流,并将结果输出给所述过流保护模块。
10.一种过电流保护电路驱动方法,其特征在于,包括以下步骤:
通过第一加法器计算PMOS的所有CK电流的合计值,并将结果输出给第一比较器;
通过第二加法器计算NMOS的所有CK电流的合计值,并将结果输出给第二比较器;
所述第一比较器设置有第一预设电流值,所述第一比较器将所述第一预设电流值与所述PMOS的所述所有CK电流的合计值作比较,并将结果输出给与门电路;
所述第二比较器设置有第二预设电流值,所述第二比较器将所述第二预设电流值与所述NMOS的所有CK电流的合计值作比较,并将结果输出给与门电路;
所述与门电路检测所述PMOS和所述NMOS是否产生过电流,并将结果输出给过流保护模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910409087.0/1.html,转载请声明来源钻瓜专利网。