[发明专利]扫描信号线驱动电路及驱动方法、具备其的显示装置有效
申请号: | 201910161211.6 | 申请日: | 2019-03-04 |
公开(公告)号: | CN110232895B | 公开(公告)日: | 2021-09-21 |
发明(设计)人: | 楠见崇嗣;渡部卓哉;田川晶;岩濑泰章;竹内洋平 | 申请(专利权)人: | 夏普株式会社 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京市隆安律师事务所 11323 | 代理人: | 权鲜枝;刘宁军 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 扫描 信号线 驱动 电路 方法 具备 显示装置 | ||
1.一种扫描信号线驱动电路,选择性地驱动配设于显示装置的显示部的多个扫描信号线,
上述扫描信号线驱动电路的特征在于,具备:
第1扫描信号线驱动部,其配置在上述多个扫描信号线的一端侧;
第2扫描信号线驱动部,其配置在上述多个扫描信号线的另一端侧;
第1电源线,其供应应当提供到要设为选择状态的扫描信号线的固定电压;以及
第2电源线,其供应应当提供到要设为非选择状态的扫描信号线的固定电压,
上述第1扫描信号线驱动部包含:
第1活性化开关元件,其设置在上述多个扫描信号线中的每一个奇数编号的扫描信号线,在应当将该扫描信号线设为选择状态的期间为导通状态,在应当将该扫描信号线设为非选择状态的期间为截止状态;
第1非活性化开关元件,其设置在上述多个扫描信号线中的每一个奇数编号的扫描信号线,在应当将该扫描信号线设为选择状态的期间为截止状态,在应当将该扫描信号线设为非选择状态的期间为导通状态;以及
第1非活性化辅助开关元件,其设置在上述多个扫描信号线中的每一个偶数编号的扫描信号线,在应当将该扫描信号线设为选择状态的期间为截止状态,在应当将该扫描信号线设为非选择状态的期间为导通状态,
上述第2扫描信号线驱动部包含:
第2活性化开关元件,其设置在上述多个扫描信号线中的每一个偶数编号的扫描信号线,在应当将该扫描信号线设为选择状态的期间为导通状态,在应当将该扫描信号线设为非选择状态的期间为截止状态;
第2非活性化开关元件,其设置在上述多个扫描信号线中的每一个偶数编号的扫描信号线,在应当将该扫描信号线设为选择状态的期间为截止状态,在应当将该扫描信号线设为非选择状态的期间为导通状态;以及
第2非活性化辅助开关元件,其设置在上述多个扫描信号线中的每一个奇数编号的扫描信号线,在应当将该扫描信号线设为选择状态的期间为截止状态,在应当将该扫描信号线设为非选择状态的期间为导通状态,
上述多个扫描信号线中的每一个奇数编号的扫描信号线经由上述第1活性化开关元件连接到上述第1电源线,经由上述第1非活性化开关元件连接到上述第2电源线,并且经由上述第2非活性化辅助开关元件连接到上述第2电源线,
上述多个扫描信号线中的每一个偶数编号的扫描信号线经由上述第2活性化开关元件连接到上述第1电源线,经由上述第2非活性化开关元件连接到上述第2电源线,并且经由上述第1非活性化辅助开关元件连接到上述第2电源线。
2.根据权利要求1所述的扫描信号线驱动电路,
上述第1扫描信号线驱动部包含多个第1双稳态电路,上述多个第1双稳态电路相互级联连接,构成移位寄存器,并与上述多个扫描信号线中的奇数编号的扫描信号线一一对应,
上述第2扫描信号线驱动部包含多个第2双稳态电路,上述多个第2双稳态电路相互级联连接,构成移位寄存器,并与上述多个扫描信号线中的偶数编号的扫描信号线一一对应,
上述第1扫描信号线驱动部和上述第2扫描信号线驱动部接收多相时钟信号,在上述第1扫描信号线驱动部中通过作为移位寄存器进行动作的上述多个第1双稳态电路来控制上述第1活性化开关元件、上述第1非活性化开关元件以及上述第1非活性化辅助开关元件的导通/截止,在上述第2扫描信号线驱动部中通过作为移位寄存器进行动作的上述多个第2双稳态电路来控制上述第2活性化开关元件、上述第2非活性化开关元件以及上述第2非活性化辅助开关元件的导通/截止。
3.根据权利要求2所述的扫描信号线驱动电路,
在将上述多相时钟信号的相数设为y并将占空比设为x/y时,y为6以上的偶数,x为3以上的奇数,x/y为1/2以下。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夏普株式会社,未经夏普株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910161211.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:显示装置及其驱动方法
- 下一篇:薄膜电晶体液晶显示器阵列基板结构