[发明专利]一种同步整流控制电路在审
申请号: | 201910095474.1 | 申请日: | 2019-01-31 |
公开(公告)号: | CN109756135A | 公开(公告)日: | 2019-05-14 |
发明(设计)人: | 林新春;朱敏 | 申请(专利权)人: | 深圳市力生美半导体股份有限公司 |
主分类号: | H02M7/217 | 分类号: | H02M7/217;H02M1/32 |
代理公司: | 苏州谨和知识产权代理事务所(特殊普通合伙) 32295 | 代理人: | 叶栋 |
地址: | 518000 广东省深圳*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 同步整流管 误开启 电压幅值检测电路 同步整流控制电路 最大频率限制电路 阈值补偿电路 电路 开启电路 驱动电路 输入端 关断 反激式开关电源 输出端连接 电源电路 开关电源 控制电路 重载模式 高效率 与逻辑 漏极 轻载 转换 保证 | ||
1.一种同步整流控制电路,用于控制反激式开关电源,其特征在于,所述同步整流控制电路包括电源电路、最大频率限制电路、电压幅值检测电路、防止误开启电路、防止漏开启电路、关断阈值补偿电路、逻辑电路、驱动电路及其他控制电路,所述电源电路与反激式开关电源的输出端连接,用以产生电路工作的电压和参考电压,电压幅值检测电路、防止误开启电路、关断阈值补偿电路与驱动电路的输入端均与同步整流管的漏极连接,关断阈值补偿电路的输入端还与同步整流管的栅极连接,防止漏开启电路和最大频率限制电路的输入端与逻辑电路的输出端连接,防止漏开启电路的输入端还与电压幅值检测电路的输出端连接,最大频率限制电路、电压幅值检测电路、防止误开启电路、防止漏开启电路、关断阈值补偿电路与其他控制电路的输出端均连接在逻辑电路的输入端,所述逻辑电路输出控制信号作为驱动电路的输入,所述驱动电路的输出端连接同步整流管的栅极以控制其开关。
2.根据权利要求1所述的同步整流控制电路,其特征在于:所述逻辑电路包括第一逻辑“或门”电路、第一逻辑“与门”电路、第二逻辑“与门”电路和RS触发器电路,所述第一逻辑“或门”电路的输入端分别与所述防止误开启电路和所述防止漏开启电路的输出端连接,所述第一逻辑“与门”电路的输入端分别与所述最大频率限制电路、所述电压幅值检测电路、所述第一逻辑“或门”电路的和其他开启控制电路的输出端连接,所述第二逻辑“与门”电路的输入端分别与所述关断阈值补偿电路、其他关断控制电路的输出端连接,所述第一逻辑“与门”的输出端与所述RS触发器的置位输入端连接,所述第二逻辑“与门”的输出端与所述RS触发器复位输入端连接,所述RS触发器的输出端与所述驱动电路的输入端连接。
3.根据权利要求1所述的同步整流控制电路,其特征在于:所述防止误开启电路包括第一电阻、第一电容和施密特触发器,所述第一电阻的一端与电源电路连接,所述第一电阻的另一端分别与所述第一电容的正极和所述施密特触发器的输入端连接,所述第一电容的负极和所述同步整流管漏极连接。
4.根据权利要求2所述的同步整流控制电路,其特征在于:所述防止漏开启电路包括第二逻辑“或门”电路,第一开关、第二电容、第一恒流源和第二比较器,所述逻辑“或门”电路的输入端分别与所述电压幅值检测的输出端和所述RS触发器的输出端连接,所述逻辑“或门”电路的输出端与所述第一开关的控制端连接,所述第一恒流源的输入端与所述电源电路连接,所述第一恒流源的输出端连接在第二电容的正极,所述第一恒流源用于给第二电容充电,所述第一开关用于给所述第二电容放电,所述第二电容的正极与第二比较器的同相端连接,所述第二比较器的反相端连接在所述电源电路上用于接收来自所述电源电路的第一参考电压。
5.根据权利要求1所述的同步整流控制电路,其特征在于:所述关断阈值补偿电路包括第二电阻、第三电阻以及第二比较器,所述第二电阻的输入端连接在所述同步整流管的漏极,所述第三电阻的输入端连接在所述同步整流管的栅极,所述第二电阻的输出端与第三电阻的输出端同时连接在所述第二比较器的同相端,所述第二比较器的反相端连接在电源电路上用于接收来自所述电源电路的第二参考电压。
6.根据权利要求1所述同步整流控制电路,其特征在于:所述驱动电路包括脉冲延时电路、逻辑“非门”电路、逻辑“异或门”电路、弱驱动电路及N型MOS管、P型MOS管,所述脉冲延时电路、逻辑“非门”电路、逻辑“异或门”电路的输入端均与所述逻辑电路的输出端连接,所述逻辑“异或门”电路的输入端还与脉冲延时电路的输出端连接,所述脉冲延时电路的输出端还与P型MOS管的栅极控制端连接,所述逻辑“非门”电路的输出端与所述N型MOS管的栅极控制端连接,所述P型MOS管的源端与电源端连接,其漏端与所述N型MOS管的漏端连接,所述N型MOS管的源端接地,所述逻辑“异或门”电路的输出端、第三参考电压、所述同步整流管的漏极均为弱驱动电路的输入,所述弱驱动电路的输出端与所述P型MOS管、N型MOS管的漏端连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市力生美半导体股份有限公司,未经深圳市力生美半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910095474.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:基于虚拟磁链的模型预测功率控制方法
- 下一篇:开关电源