[发明专利]差分电压-电流转换电路有效
申请号: | 201910040309.6 | 申请日: | 2019-01-16 |
公开(公告)号: | CN110058629B | 公开(公告)日: | 2020-11-13 |
发明(设计)人: | 弗兰克·维尔纳;乌韦·齐尔曼;吉多·德罗奇;安德烈·舍费尔 | 申请(专利权)人: | 株式会社索思未来 |
主分类号: | G05F1/56 | 分类号: | G05F1/56;H03K19/0175 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 陈炜;李德山 |
地址: | 日本神*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电压 电流 转换 电路 | ||
本发明涉及用于电压‑电流转换的电路,并且特别地涉及差分电压‑电流转换电路。这种电路能够操作用于接收差分电压输入信号并且输出对应的差分电流信号。
技术领域
本发明涉及用于电压-电流转换的电路,并且尤其涉及差分电压-电流转换电路。这种电路能够操作以接收差分电压输入信号并输出对应的差分电流信号。
背景技术
为了理解差分电压-电流转换电路的潜在用途,图1A是与EP-A1-2211468中的图10紧密对应的四相(即,多相)电流模式(电流导引)采样器42的示意电路图,并且图1A仅是被配置成基于差分电流信号进行操作的电路的一个示例。
电流模式采样器42被配置成如所示出的那样通过将分量电流信号(在稍后描述的尾节点60和尾节点66处)分成一系列电流脉冲(样本)来对差分输入信号电流IIN进行采样,然后这一系列电流脉冲可以被转换成代表性数字值,以执行整个的、模拟-数字转换功能。其他细节可以参照EP-A1-2211468。
采样器42被配置成通过尾节点60和尾节点66处的电流来接收差分输入电流信号,差分输入电流信号在此被建模为电流源IIN,尾节点60和尾节点66处的电流的幅度随着IIN变化。由于差分信令,采样器42有效地具有用于两个差分输入的两个匹配的(或对应的或互补的)部分54和56,这里所示出的还包括基于IIN在尾节点60和尾节点66处提供电流的电路以帮助理解。因此,在部分54中存在第一组输出流IOUTA至IOUTD,以及第二组匹配输出流IOUTBA至IOUTBD,其中IOUTB指的是并且其中,IOUTA与IOUTBA配对,IOUTB与IOUTBB配对等以此类推。
通过示例的方式关注第一部分54(因为第二部分56与第一部分54类似地操作),设置有四个n沟道MOSFET 58A至58D(即,每个流或每个路径一个),其中它们的源极端子在公共尾节点60处连接在一起。
前述电流源IIN被连接在公共尾节点60与部分56的等效公共尾节点66之间。另一个电流源IDC 62被连接在公共尾节点60与接地供应之间,并且携带恒定的DC电流IDC。如图1A所示,这些电流源可以被认为在采样器42的外部,并且用于在尾节点60和尾节点66处提供电流。四个晶体管58A至58D的栅极端子由四个时钟信号θ0至θ3分别驱动,例如,由VCO(压控振荡器)提供四个时钟信号。
如上所述,部分56在结构上与部分54类似,并且因此包括晶体管64A至64D、公共尾节点66以及电流源IDC 68。
图2在上部的图中示出了时钟信号θ0至θ3的示意波形,并且在下部的图中示出了对应的输出电流IOUTA至IOUTD的示意波形。
时钟信号θ0至θ3是从VCO作为四个电压波形提供的时间交错的升余弦波形。在当前情况下使用四个时钟信号是因为ADC电路40的四路交错设计,但是应当理解的是,在另一种布置中,针对输入电流信号的两路或更多路分路可以使用两个或更多个时间交错的时钟信号。
时钟信号θ0至θ3彼此异相90°,使得θ0处于0°相位,θ1处于90°相位,θ2处于180°相位,并且θ3处于270°相位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社索思未来,未经株式会社索思未来许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910040309.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:智能稳压器
- 下一篇:一种电压电流变换电路