[发明专利]固态摄像装置在审
申请号: | 201880069791.X | 申请日: | 2018-09-21 |
公开(公告)号: | CN111279616A | 公开(公告)日: | 2020-06-12 |
发明(设计)人: | 江藤慎一郎;植野洋介;日野康史;冨田和寿 | 申请(专利权)人: | 索尼半导体解决方案公司 |
主分类号: | H03M1/12 | 分类号: | H03M1/12;H03M1/46 |
代理公司: | 北京信慧永光知识产权代理有限责任公司 11290 | 代理人: | 姚鹏;曹正建 |
地址: | 日本神*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 固态 摄像 装置 | ||
旨在提高设置有ADC的固态摄像元件中的像素信号的读取速度。多个像素排列在像素块中。驱动电路驱动所述像素块以同时输出多个像素信号。比较器逐次地选择所述多个像素信号并比较选择的像素信号与预定的参考信号。控制部基于所述比较器的比较结果生成用于更新所述预定的参考信号的控制信号。参考信号更新部根据所述控制信号更新所述预定的参考信号。
技术领域
本技术涉及固态摄像装置。本技术尤其涉及其中以二维栅格图案排列有多个像素的固态摄像装置。
背景技术
常规地,在摄像装置以及诸如此类的装置中,模拟数字转换器(ADC)用于将模拟像素信号转换为数字信号。例如,提出了一种固态摄像元件,该固态摄像元件包括:像素区域,其中,多个像素以二维栅格图案排列;以及列信号处理部,其包括排列在像素区域的各列中的单斜(single-slope)ADC(例如,参见专利文献1)。
引用文献列表
专利文献
专利文献1:日本专利公开第2011-234243号
发明内容
技术问题
在常规技术中,按列布置的ADC的AD转换允许逐行地读取像素信号。然而,在常规技术中难以提高读取速度。固态摄像元件顺序地逐行驱动各行以输出像素信号,并在用于信号的稳定的稳定时间(settling time)之后执行AD转换。因此,稳定时间和AD转换所需时间的总和就是一行的读取时间。由于稳定时间是恒定的,因此能够减少在AD转换中的量化位数以缩短读取时间,从而提高读取速度。但这不是所期望的,因为降低了图像数据的图像质量。此外,如果针对每列设置两个ADC,则ADC可以同时驱动两行并执行AD转换,使得所有行的读取速度提高一倍。但这不是所期望的,因为增加了ADC的数量。以此方式,难以在抑制图像数据的图像质量下降并且抑制电路规模增大的同时提高读取速度。
本技术是鉴于上述情形提出的,并且本技术的目的是提高在设置有ADC的固态摄像元件中的像素信号的读取速度。
解决方案
本技术是为了解决上述问题提出的,并且本技术的第一方面提供了一种固态摄像装置以及所述固态摄像装置的控制方法,所述固态摄像装置包括:像素区域,所述像素区域包括:以行和列排列的多个像素;和多个列线,所述多个列线中的每者都耦接到所述多个像素中相对应的像素列;以及电路,其包括多个逐次逼近式模拟数字转换器(SARADC),所述多个SARADC中的至少一者耦接到所述多个列线中的至少两个列线。
此外,在第一方面中,多个SARADC中的每者都可以耦接到所述多个列线中的至少两个相对应的列线。
此外,在第一方面中,所述多个像素中的每者都可以包括至少一个光电二极管。
此外,在第一方面中,所述电路可以被构造为同时驱动所述多个像素中的至少两行像素。
此外,在第一方面中,所述电路可以被构造为同时驱动所述多个像素中的所有像素行。
此外,在第一方面中,所述多个SARADC中的至少一者可以包括比较器,所述比较器被构造为将参考信号与像素信号进行比较,所述像素信号通过所述至少两个列线中的一者而被提供给所述比较器。
此外,在第一方面中,所述电路可以被构造为随时间改变所述参考信号。
此外,在第一方面中,所述电路可以被构造为在预定的时隙期间内改变所述参考信号,直到基于所述像素信号生成最低有效位(LSB)为止。
此外,在第一方面中,所述比较器可以包括选择部,所述选择部被构造为在以下两项中选择所述像素信号:第一像素信号,其通过所述至少两个列线中的第一列线提供给所述比较器;以及第二像素信号,其通过所述至少两个列线中的第二列线提供给所述比较器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼半导体解决方案公司,未经索尼半导体解决方案公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880069791.X/2.html,转载请声明来源钻瓜专利网。