[发明专利]GOA电路在审
申请号: | 201811615683.6 | 申请日: | 2018-12-27 |
公开(公告)号: | CN109410886A | 公开(公告)日: | 2019-03-01 |
发明(设计)人: | 朱静 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 黄威 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极扫描信号 输出单元 自举电容 第一端 控制端 晶体管 输出 边框 液晶显示装置 开关晶体管 上拉晶体管 布线空间 第一开关 维持单元 下拉电路 输出端 正整数 高电 下拉 窄化 显示器 | ||
一种GOA电路及液晶显示装置。该GOA电路包括数级的GOA单元,其中第N级GOA单元用来输出第n级栅极扫描信号以及第n+1级栅极扫描信号,其中n等于(2N‑1),n与N为正整数,所述第N级的GOA单元包括上拉晶体管、下拉电路、下拉维持单元、第一输出单元、及第二输出单元。所述上接晶体管的输出端、所述第一开关晶体管的控制端、所述第二开关晶体管的控制端、所述第一自举电容的第一端及所述第二自举电容的第一端与节点Q相连,当节点Q为高电平时,输出第n级栅极扫描信号以及第n+1级栅极扫描信号。本发明每级GOA单元输出两个栅极扫描信号,因能减少GOA单元的数量,节省布线空间而窄化显示器的边框。
技术领域
本发明涉及液晶显示领域,特别是涉及一种用于阵列基板行(Gate Driver onArray,GOA)电路。
背景技术
阵列基板行(Gate Driver on Array,GOA)电路目前广泛利用于液晶显示装置,通过将栅极驱动电路集成于阵列基板上,藉此节省液晶显示装置所需的栅极驱动芯片数,从而节省生产成本,同时随著栅极驱动芯片数量的减少,也减少了栅极驱动电路所需的面积,使窄化液晶显示装置边框得以实现。
现有的GOA电路如图1所示,每一级的GOA单元电路输出一个栅极扫描信号,STV是起始位号,STV在每一帧(frame)开始时会送出一个高电平的信号,接著接收时钟信号CK及XCK,其中CK与XCK是电平相反的两个高频交流电信号。电压VSS是低电平直流电,用来提供栅信号下拉时参考电平。
图2为现有技术的GOA电路中起始信号STV、时钟信号CK/XCK、低压直流电VSS与栅极扫描信号G(N)的时序图,当起始信号STV送出高电平后、接著时钟信号CK为高电平,第一级的GOA单元输出栅极扫描信号G1。第二级的GOA单元会接收栅极扫描信号G1,当第二级GOA单元接收到的时钟信号XCK为高电平后,输出栅极扫描信号G2。每一级GOA单元会接收上一级产生的栅极扫信号,并交替接收时钟信号CK或XCK,即相邻的两级时钟信号电平相反。在每一帧开始时,输出起始信号STV,同时每一级的GOA单元皆有下拉维持单元及下接单元,第N级的下拉单元会与下一级的栅极扫描信号G(N+1)连接,因此当下一级GOA单元作用而输出下一级的栅极扫描信号G(N+1)时,第N级的下拉单元会将本级的栅极扫描信号G(N)下拉为低电平,第N级的下拉维持单元则将栅极扫描信号G(N)维持在低电平,直到此帧结束。
然而,现有的GOA单元,其充电时间为H,即每一数据线Data line扫描的时间间隔。然而当现有的GOA电路应用于大尺寸高解析液晶显示装置时,由于驱动电路的走线较长,导致寄生阻抗较大,使得充电时间不足而导致液晶显示装置出现色彩的偏差。
因此,本发明提供一种GOA电路,具有HG2D的结构,即当Data的数量为原本的两倍时,栅极驱动电路的数量减为一半,使得充电时间为原来的两倍,因此可以提GOA单元的充电能力,解决现有技术方案中因充电时间不足而造成显示品质不佳的问题。
发明内容
本实施例的目的在于提供一种GOA电路,包括数级的GOA单元,其中第N级GOA单元用来输出第n级栅极扫描信号以及第n+1级栅极扫描信号,其中n等于(2N-1),n与N为正整数,所述第N级的GOA单元包括上拉晶体管、下拉电路、下拉维持单元、第一输出单元、及第二输出单元。所述下拉电路包括第一下拉晶体管及第二下拉晶体管,其中第一下拉晶体管及第二下拉晶体管的控制端与第n+2级栅极线相连接。所述下拉维持单元连接所述上拉晶体管的输出端,并输出所述第n级栅极扫描信号以及第n+1级栅极扫描信号。所述第一输出单元包括第一开关晶体管及第一自举电容,所述第一开关晶体管的控制端与所述第一自举电容的第一端相连,所述第一开关晶体管的输入端接收第一时钟信号。所述第二输出单元,包括第二开关晶体管及第二自举电容,所述第二开关晶体管的控制端与所述第二自举电容的第一端相连,所述第二开关晶体管的输入端接收第二时钟信号。其中所述上拉晶体管的输出端、所述第一开关晶体管的控制端、所述第二开关晶体管的控制端、所述第一自举电容的第一端及所述第二自举电容的第一端与节点Q相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811615683.6/2.html,转载请声明来源钻瓜专利网。