[发明专利]一种数字驱动像素电路及数字驱动像素的方法有效
申请号: | 201811533827.3 | 申请日: | 2018-12-14 |
公开(公告)号: | CN111402782B | 公开(公告)日: | 2021-09-03 |
发明(设计)人: | 盖翠丽 | 申请(专利权)人: | 成都辰显光电有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32;G09G3/3225 |
代理公司: | 上海晨皓知识产权代理事务所(普通合伙) 31260 | 代理人: | 成丽杰 |
地址: | 611731 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数字 驱动 像素 电路 方法 | ||
1.一种数字驱动像素电路,其特征在于,包括:像素驱动模块、显示模块、存储模块和短接模块;
所述像素驱动模块的输入端电连接显示电压,所述像素驱动模块的输出端电连接所述显示模块的输入端,所述像素驱动模块的控制端电连接所述存储模块中任意一个输出端;
所述短接模块的输入端电连接所述显示模块的输入端,所述短接模块的输出端电连接所述显示模块的输出端,所述短接模块的控制端电连接所述存储模块中任意一个输出端;
所述存储模块用于缓存数据线输入的电平信号并输出所述电平信号;
在所述电平信号指示所述显示模块关闭的情况下,所述短接模块短接所述显示模块的输入端和所述显示模块的输出端,在所述电平信号指示所述显示模块显示的情况下,所述像素驱动模块驱动所述显示模块显示。
2.根据权利要求1所述的数字驱动像素电路,其特征在于,所述短接模块为开关晶体管,所述像素驱动模块为驱动晶体管。
3.根据权利要求2所述的数字驱动像素电路,其特征在于,若所述驱动晶体管与所述开关晶体管的导通条件不同,则所述驱动晶体管的栅极电连接第一输出端,所述开关晶体管的栅极电连接所述第一输出端,所述第一输出端输出所述电平信号;
或者,所述驱动晶体管的栅极电连接所述存储模块的第二输出端,所述开关晶体管的栅极电连接所述第二输出端,所述第二输出端输出与所述电平信号相反的反相电平信号。
4.根据权利要求2所述的数字驱动像素电路,其特征在于,若所述驱动晶体管与所述开关晶体管的导通条件相同,则所述驱动晶体管的栅极电连接所述存储模块的第一输出端,所述开关晶体管的栅极电连接所述存储模块的第二输出端;
或者,
所述开关晶体管的栅极电连接所述存储模块的第一输出端,所述驱动晶体管的栅极电连接所述存储模块的第二输出端;
其中,所述第一输出端输出所述电平信号,所述第二输出端输出与所述电平信号相反的反相电平信号。
5.根据权利要求1至4中任一项所述的数字驱动像素电路,其特征在于,所述存储模块采用静态随机存取存储器SRAM的电路结构;
所述存储模块的输入端分别电连接所述数据线和扫描线;
所述存储模块根据扫描线输出的扫描信号,存储所述电平信号,或者所述存储模块根据所述扫描信号输出所述电平信号以及输出反相电平信号。
6.根据权利要求2至4中任一项所述的数字驱动像素电路,其特征在于,所述驱动晶体管为P型薄膜晶体管或N型薄膜晶体管;
所述开关晶体管为所述P型薄膜晶体管或所述N型薄膜晶体管。
7.根据权利要求1至4中任一项所述的数字驱动像素电路,其特征在于,所述显示模块为有机电致发光二极管或发光二极管。
8.一种数字驱动像素的方法,应用于如权利要求1至7中任一项所述的数字驱动像素电路,其特征在于,所述数字驱动像素的方法具体包括:
存储模块缓存数据线输入的电平信号;
在所述电平信号指示显示模块显示的情况下,像素驱动模块根据所述电平信号,驱动所述显示模块显示;
在所述电平信号指示所述显示模块关闭的情况下,短接模块根据所述电平信号,短接所述显示模块的输入端和输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都辰显光电有限公司,未经成都辰显光电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811533827.3/1.html,转载请声明来源钻瓜专利网。