[发明专利]一种报文处理方法及系统有效
申请号: | 201811503895.5 | 申请日: | 2018-12-10 |
公开(公告)号: | CN109587087B | 公开(公告)日: | 2020-12-29 |
发明(设计)人: | 秦永刚 | 申请(专利权)人: | 杭州迪普科技股份有限公司 |
主分类号: | H04L12/953 | 分类号: | H04L12/953;H04L29/06 |
代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 林祥 |
地址: | 310051 浙江省杭*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 报文 处理 方法 系统 | ||
本申请提供一种报文处理方法及系统。一种报文处理方法,其特征在于,所述方法包括:FPGA接收由交换芯片发送的报文,其中交换芯片通过第一类链路将报文发送至FPGA;FPGA判断所接收的报文是否为SYN报文;若是,FPGA则解析所接收的报文的头部信息,并修改所述头部信息;FPGA通过第一类链路将修改头部信息的报文发送给交换芯片;交换芯片接收由FPGA发送的报文,解析报文的头部信息,判断所接收的报文的头部信息是否满足预设的要求;若是,交换芯片则将所接收的报文通过第二类链路发送至FPGA;FPGA通过第二类链路接收报文,并对所接收的报文进行处理。
技术领域
本申请涉及通信技术领域,尤其涉及一种报文处理方法及系统。
背景技术
FPGA(Field-Programmable Gate Array,现场可编程阵列)芯片是一种可编程的逻辑芯片,通过编写不同的程序代码可以实现高速的业务处理能力,这与传统的CPU实现的处理能力相比,FPGA芯片具有明显的优势。因此目前的高性能网络设备基本采用FPGA芯片作为主力业务处理芯片,采用交换芯片作为接收和发送报文的辅助芯片,交换芯片所接收的报文交由FPGA来进行处理,并且交换芯片需要将FPGA处理过的报文转发出去,其中交换芯片与FPGA之间通过多个链路进行连接。
当前交换芯片在接收到报文之后,通过聚合分流算法将所接收到的报文平均分配到多个链路以发送到FPGA,后续FPGA可以对报文进行处理。
由于交换芯片所接收到的报文存在SYN(Synchronize Sequence Numbers,同步序列编号)报文,SYN报文是TCP建立连接的协议报文,需要快速处理,为了衡量开发难度,在交换芯片与FPGA之间的多个链路中只有极少数用于传输SYN报文的链路,虽然通过聚合分流算法将所接收到的报文平均分配到多个链路以发送到FPGA,但是SYN报文可能并不会分配到传输SYN报文的链路中,导致FPGA并不能及时高效的处理SYN报文,TCP建立连接失败。
发明内容
有鉴于此,本申请提供一种报文处理方法及系统。
具体地,本申请是通过如下技术方案实现的:
一种报文处理方法,其特征在于,应用于包含FPGA、交换芯片的网络设备,所述FPGA与交换芯片之间通过多个链路进行连接,所述多个链路分为第一类链路以及第二类链路,所述方法包括:
FPGA接收由交换芯片发送的报文,其中交换芯片通过第一类链路将报文发送至FPGA;
FPGA判断所接收的报文是否为SYN报文;
若是,FPGA则解析所接收的报文的头部信息,并修改所述头部信息;
FPGA通过第一类链路将修改头部信息的报文发送给交换芯片;
交换芯片接收由FPGA发送的报文,解析报文的头部信息,判断所接收的报文的头部信息是否满足预设的要求;
若是,交换芯片则将所接收的报文通过第二类链路发送至FPGA;
FPGA通过第二类链路接收报文,并对所接收的报文进行处理。
一种报文处理系统,其特征在于,应用于包含FPGA、交换芯片的网络设备,所述FPGA与交换芯片之间通过多个链路进行连接,所述多个链路分为第一类链路以及第二类链路,所述系统包括:
FPGA接收由交换芯片发送的报文,其中交换芯片通过第一类链路将报文发送至FPGA;
FPGA判断所接收的报文是否为SYN报文;
若是,FPGA则解析所接收的报文的头部信息,并修改所述头部信息;
FPGA通过第一类链路将修改头部信息的报文发送给交换芯片;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州迪普科技股份有限公司,未经杭州迪普科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811503895.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:分组序列批处理
- 下一篇:一种基于无线信息与能量协同传输的大规模接入方法