[发明专利]一种管脚保护电路在审
申请号: | 201811164488.6 | 申请日: | 2018-10-05 |
公开(公告)号: | CN109450431A | 公开(公告)日: | 2019-03-08 |
发明(设计)人: | 徐中干 | 申请(专利权)人: | 杭州展虹科技有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 310012 浙江省杭州市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电阻 种管 电路 二极管 输入管脚 | ||
本发明公开了一种管脚保护电路。一种管脚保护电路包括第一电阻、第一NMOS管、第二电阻、第三电阻和第四电阻和第一二极管。本发明可以避免输入管脚在有过冲电流的冲击时而损坏。
技术领域
本发明涉及集成电路技术领域,尤其涉及到管脚保护电路。
背景技术
在芯片管脚设计时考虑到输入管脚会有过冲电流的冲击而损坏,为此设置了管脚保护电路。
发明内容
本发明旨在解决现有技术的不足,提供一种管脚保护电路。
一种管脚保护电路,包括第一电阻、第一NMOS管、第二电阻、第三电阻和第四电阻和第一二极管:
所述第一电阻的一端接输入管脚PA,另一端接所述第一NMOS管的漏极;所述第一NMOS管的栅极接所述第三电阻的一端和所述第四电阻的一端和所述第一二极管的P极,漏极接所述第一电阻的一端,源极接所述第二电阻的一端;所述第二电阻的一端接所述第一NMOS管的源极,另一端接地;所述第三电阻的一端接输入管脚PA,另一端接所述第四电阻的一端和所述第一NMOS管的栅极和所述第一二极管的P极;所述第四电阻的一端接所述第三电阻的一端和所述第一NMOS管的栅极和所述第一二极管的P极;另一端接地;所述第一二极管的N极接输入管脚PA,P极接所述第三电阻的一端和所述第四电阻的一端和所述第一NMOS管的栅极。
正常工作情况下所述第一NMOS管是不工作的,当输入管脚PA有上冲电压时,此时所述第三电阻和所述第四电阻的电压都升高,当所述第四电阻上的电压使得所述第一NMOS管导通,上冲的电压就会经过所述第一电阻、所述第一NMOS管的源漏极和所述第二电阻这一通路进行泄放过冲电压;当输入管脚PA有下冲电压时,此时所述第四电阻和所述第一二极管形成一个通路可以对下冲电压进行补充。
附图说明
图1为本发明的管脚保护电路的电路图。
具体实施方式
以下结合附图对本发明内容进一步说明。
一种管脚保护电路,如图1所示,包括第一电阻10、第一NMOS管20、第二电阻30、第三电阻40和第四电阻50和第一二极管60:
所述第一电阻10的一端接输入管脚PA,另一端接所述第一NMOS管20的漏极;所述第一NMOS管20的栅极接所述第三电阻40的一端和所述第四电阻50的一端和所述第一二极管60的P极,漏极接所述第一电阻10的一端,源极接所述第二电阻30的一端;所述第二电阻30的一端接所述第一NMOS管20的源极,另一端接地;所述第三电阻40的一端接输入管脚PA,另一端接所述第四电阻50的一端和所述第一NMOS管20的栅极和所述第一二极管60的P极;所述第四电阻50的一端接所述第三电阻40的一端和所述第一NMOS管20的栅极和所述第一二极管60的P极;另一端接地;所述第一二极管60的N极接输入管脚PA,P极接所述第三电阻40的一端和所述第四电阻50的一端和所述第一NMOS管20的栅极。
正常工作情况下所述第一NMOS管20是不工作的,当输入管脚PA有上冲电压时,此时所述第三电阻40和所述第四电阻50的电压都升高,当所述第四电阻50上的电压使得所述第一NMOS管20导通,上冲的电压就会经过所述第一电阻10、所述第一NMOS管20的源漏极和所述第二电阻30这一通路进行泄放过冲电压;当输入管脚PA有下冲电压时,此时所述第四电阻50和所述第一二极管60形成一个通路可以对下冲电压进行补充。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州展虹科技有限公司,未经杭州展虹科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811164488.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种按键模组及终端
- 下一篇:一种射频输入端口保护电路