[发明专利]支付异常检测方法、系统、电子设备和计算机可读介质在审
申请号: | 201811121023.2 | 申请日: | 2018-09-25 |
公开(公告)号: | CN110942290A | 公开(公告)日: | 2020-03-31 |
发明(设计)人: | 夏坤贤;张白羽 | 申请(专利权)人: | 北京京东尚科信息技术有限公司;北京京东世纪贸易有限公司 |
主分类号: | G06Q20/10 | 分类号: | G06Q20/10;G06Q40/04;G06K9/62 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 吕雁葭 |
地址: | 100195 北京市海淀区杏石口路6*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 支付 异常 检测 方法 系统 电子设备 计算机 可读 介质 | ||
1.一种支付异常检测方法,包括:
获取多个支付数据;
通过局部离群因子算法确定所述多个支付数据对应的多个局部离群因子;
根据第一预设阈值确定所述多个局部离群因子中的异常局部离群因子;
基于所述异常局部离群因子,确定多个所述支付数据中的异常支付数据。
2.根据权利要求1所述的方法,所述支付数据包括以下至少一种:
支付成功率,所述支付成功率为通过第一途径支付成功的订单与总订单的比值;
支付流失率,所述支付流失率为通过所述第一途径支付但是支付失败的订单与总订单的比值;
支付转移率,所述支付转移率为支付途径由所述第一途径转移为第二途径的订单与总订单的比值。
3.根据权利要求1所述的方法,所述获取多个支付数据包括:
获取距离当前时刻特定时间长度的时间段内对应的多个支付数据;或者
获取特定起始时间与当前时刻之间的时间段内对应的多个支付数据。
4.根据权利要求1所述的方法,所述基于所述异常局部离群因子,确定多个所述支付数据中的异常支付数据包括:
确定所述异常局部离群因子对应的支付数据为异常支付数据;或者
确定所述异常局部离群因子中满足第二预设阈值的异常局部离群因子对应的支付数据为异常支付数据。
5.根据权利要求4所述的方法,所述第二预设阈值包括:基于多个历史支付数据对应的历史局部离群因子确定的第二预设阈值。
6.根据权利要求2所述的方法,其中:
所述获取多个支付数据包括:获取多个支付成功率数据、多个支付流失率数据和支付转移率数据;
所述通过局部离群因子算法确定所述多个支付数据对应的多个局部离群因子包括:分别确定所述多个支付成功率数据、多个支付流失率数据和支付转移率数据对应的多个成功率局部离群因子、多个流失率局部离群因子和多个转移率局部离群因子;
所述方法还包括:
确定所述多个成功率局部离群因子中的异常成功率局部离群因子;以及
基于所述异常成功率局部离群因子对应的流失率局部离群因子和转移率局部离群因子,确定支付异常原因。
7.根据权利要求1所述的方法,其中:
所述方法还包括:预处理所述多个支付数据,用于丢弃所述多个支付数据中的失常支付数据;
所述通过局部离群因子算法确定所述多个支付数据对应的多个局部离群因子包括:
通过局部离群因子算法确定预处理后的多个支付数据对应的多个局部离群因子。
8.一种支付异常检测系统,包括:
获取模块,用于获取多个支付数据;
第一确定模块,用于通过局部离群因子算法确定所述多个支付数据对应的多个局部离群因子;
第二确定模块,用于根据第一预设阈值确定所述多个局部离群因子中的异常局部离群因子;
第三确定模块,用于基于所述异常局部离群因子,确定多个所述支付数据中的异常支付数据。
9.根据权利要求8所述的系统,所述支付数据包括以下至少一种:
支付成功率,所述支付成功率为通过第一途径支付成功的订单与总订单的比值;
支付流失率,所述支付流失率为通过所述第一途径支付但是支付失败的订单与总订单的比值;
支付转移率,所述支付转移率为支付途径由所述第一途径转移为第二途径的订单与总订单的比值。
10.根据权利要求8所述的系统,所述获取模块包括:
第一获取子模块,用于获取距离当前时刻特定时间长度的时间段内对应的多个支付数据;或者
第二获取子模块,用于获取特定起始时间与当前时刻之间的时间段内对应的多个支付数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东尚科信息技术有限公司;北京京东世纪贸易有限公司,未经北京京东尚科信息技术有限公司;北京京东世纪贸易有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811121023.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:定位初始化方法及其系统
- 下一篇:一种设备接入控制方法及设备接入组件