[发明专利]数字相关双采样电路和包括其的图像传感器有效
申请号: | 201811118548.0 | 申请日: | 2018-09-25 |
公开(公告)号: | CN109561265B | 公开(公告)日: | 2022-09-27 |
发明(设计)人: | 李赫钟 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H04N5/378 | 分类号: | H04N5/378;H04N5/374 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 赵南;张帆 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字 相关 采样 电路 包括 图像传感器 | ||
本申请提供了一种数字相关双采样(CDS)电路和一种图像传感器。该数字相关双采样电路包括第一锁存电路、第一转换电路、第二转换电路、第二锁存电路和计算电路。第一锁存电路基于第一控制信号锁存输入相移码,以存储第一相移码和第二相移码。第一转换电路将第一相移码和第二相移码转换为第一格雷码和第二格雷码。第二转换电路将第一格雷码和第二格雷码转换为第一二进制码和第二二进制码。第二锁存电路基于第二控制信号锁存第二转换电路的输出,以存储第一二进制码。计算电路对第一二进制码和第二二进制码操作,以产生第三二进制码,并且输出第三二进制码。
相关申请的交叉引用
该申请要求于2017年9月25日在韩国知识产权局(KIPO)提交的韩国专利申请No.10-2017-0123532的优先权,该申请的全部内容以引用方式并入本文中。
技术领域
示例实施例整体涉及相关双采样(CDS)技术,更具体地说,涉及数字CDS电路和包括数字CDS电路的图像传感器。
背景技术
互补金属氧化物半导体(CMOS)图像传感器已用作用于拍摄图像的装置。通常,由于像素的固有特性(诸如固定模式噪声(FPN))之间的差异,从CMOS图像传感器的像素阵列输出的模拟像素信号可具有变化,并且由于与CMOS图像传感器的像素阵列的各列对应的模数(ADC)转换器的特性之间的差异,基于模拟像素信号产生的数字像素信号可具有变化。为了补偿这种变化,可以使用CDS技术来操作CMOS图像传感器。最近,CMOS图像传感器的帧率和工作频率已增加,因此CMOS图像传感器的功耗也会增加。
发明内容
本发明构思的至少一个示例实施例提供了能够以相对高的速度和低功耗操作的数字CDS电路。
本发明构思的至少一个示例实施例提供了包括数字CDS电路的图像传感器。
根据示例实施例,一种数字CDS电路包括第一锁存电路、第一转换电路、第二转换电路、第二锁存电路和计算电路。第一锁存电路基于第一控制信号锁存输入相移码,以按次序存储第一相移码和第二相移码。第一相移码表示复位分量。第二相移码表示图像分量。第一转换电路将第一相移码和第二相移码分别转换为第一格雷码和第二格雷码。第二转换电路将第一格雷码和第二格雷码分别转换为第一二进制码和第二二进制码。第二锁存电路基于第二控制信号锁存第二转换电路的输出,以存储第一二进制码。计算电路基于第一二进制码和第二二进制码从图像分量中减去复位分量,以产生第三二进制码,并且按次序输出第三二进制码。第三二进制码表示有效图像分量。
根据本发明构思的示例实施例,一种数字CDS电路包括第一锁存电路、第一转换电路、第二锁存电路、第二转换电路和计算电路。第一锁存电路基于第一控制信号锁存输入相移码,以按次序存储第一相移码和第二相移码。第一相移码表示复位分量。第二相移码表示图像分量。第一转换电路将第一相移码和第二相移码分别转换为第一格雷码和第二格雷码。第二锁存电路基于第二控制信号锁存第一转换电路的输出,以存储第一格雷码。第二转换电路将第一格雷码和第二格雷码分别转换为第一二进制码和第二二进制码。计算电路基于第一二进制码和第二二进制码从图像分量中减去复位分量,以产生第三二进制码,并且按次序输出第三二进制码。第三二进制码表示有效图像分量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811118548.0/2.html,转载请声明来源钻瓜专利网。