[发明专利]使用校准电路的传输器件、包括其的半导体装置和系统有效
申请号: | 201810816257.2 | 申请日: | 2018-07-24 |
公开(公告)号: | CN109559768B | 公开(公告)日: | 2023-03-07 |
发明(设计)人: | 郑海康 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C29/02 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;毋二省 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 校准 电路 传输 器件 包括 半导体 装置 系统 | ||
1.一种传输器件,包括:
校准电路,被配置成通过执行校准操作来产生校准码,以及被配置成:通过基于所述校准码之中的具有预定电平的码的数量是否大于或等于阈值而增大或减小所述校准码的值来产生补偿校准码,使得所述补偿校准码之中的具有所述预定电平的码的数量小于所述阈值;以及
传输电路,被配置成基于输入信号和所述补偿校准码来驱动信号传输线。
2.如权利要求1所述的传输器件,其中,所述校准电路包括:
校准码发生器,耦接到外部参考电阻,以及被配置成产生所述校准码;以及
校准码转换器,被配置成从所述校准码来产生转换校准码,以及被配置成基于工作模式信号来选择所述校准码或所述转换校准码作为所述补偿校准码。
3.如权利要求2所述的传输器件,其中,所述校准码转换器包括:
解码器,被配置成:当所述校准码之中的具有所述预定电平的码的数量大于或等于所述阈值时,通过增大或减小所述校准码的值来产生所述转换校准码;以及
选码器,被配置成基于所述工作模式信号来输出所述校准码或所述转换校准码作为所述补偿校准码。
4.如权利要求2所述的传输器件,其中,所述工作模式信号提供这样的指示:与所述传输电路相关联的半导体装置工作于低功率模式。
5.如权利要求4所述的传输器件,其中,所述工作模式信号在与传输电路相关联的所述半导体装置工作于低功率模式时被使能。
6.如权利要求1所述的传输器件,
其中,所述补偿校准码包括补偿上拉校准码和补偿下拉校准码,以及
其中,所述传输电路包括:
预驱动器,被配置成基于所述输入信号和所述补偿上拉校准码来产生多个上拉信号,以及被配置成基于所述输入信号和所述补偿下拉校准码来产生多个下拉信号;以及
主驱动器,被配置成基于所述多个上拉信号和所述多个下拉信号来驱动所述信号传输线。
7.如权利要求6所述的传输器件,其中,所述主驱动器的上拉电阻和上拉驱动力基于所述多个上拉信号来调节,以及其中,所述主驱动器的下拉电阻和下拉驱动力基于所述多个下拉信号来调节。
8.一种传输器件,包括:
校准码发生器,耦接到外部参考电阻,以及被配置成产生校准码;
校准码转换器,被配置成从所述校准码产生转换校准码,以及被配置成基于工作模式信号来从所述校准码或所述转换校准码产生补偿校准码;以及
传输电路,被配置成基于输入信号和所述补偿校准码来驱动信号传输线。
9.如权利要求8所述的传输器件,其中,所述校准码转换器被配置成:通过递进地增大或减小所述校准码的值直到所述校准码之中的具有预定电平的码的数量小于阈值为止来产生所述转换校准码。
10.如权利要求8所述的传输器件,其中,所述校准码转换器包括:
解码器,被配置成当所述校准码之中的具有预定电平的码的数量大于或等于阈值时通过增大或减小所述校准码的值来产生所述转换校准码;以及
选码器,被配置成基于所述工作模式信号来输出所述校准码或所述转换校准码作为所述补偿校准码。
11.如权利要求8所述的传输器件,其中,所述传输电路包括:
预驱动器,被配置成基于所述输入信号和所述补偿校准码来产生多个上拉信号和多个下拉信号;以及
主驱动器,被配置成基于所述多个上拉信号和所述多个下拉信号来驱动所述信号传输线。
12.如权利要求11所述的传输器件,其中,所述主驱动器的上拉电阻和上拉驱动力基于所述多个上拉信号来调节,以及其中,所述主驱动器的下拉电阻和下拉驱动力基于所述多个下拉信号来调节。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810816257.2/1.html,转载请声明来源钻瓜专利网。