[发明专利]显示面板在审
| 申请号: | 201810589036.6 | 申请日: | 2018-06-08 |
| 公开(公告)号: | CN108806579A | 公开(公告)日: | 2018-11-13 |
| 发明(设计)人: | 涂俊达;李明贤;林逸承;洪凯尉;杨创丞;林峻锋 | 申请(专利权)人: | 友达光电股份有限公司 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
| 代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 黄艳;李琛 |
| 地址: | 中国台*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 栅极信号 位移暂存器 栅极线 放电电路 显示面板 像素阵列 上升沿 下降沿 放电 切齐 | ||
一种显示面板包括像素阵列、多个第一至第二位移暂存器以及多个第一至第二放电电路。像素阵列具有多个栅极线。多个位移暂存器分别提供多个栅极信号至栅极线。多个第一放电电路分别接收第三栅极信号,以分别与对应的第一位移暂存器对同一第一栅极线行放电,第三栅极信号的上升沿实质地切齐对应的第一栅极信号的下降沿。多个第二放电电路分别接收第四栅极信号,以分别与对应的第二位移暂存器对同一第二栅极线行放电,第四栅极信号的上升沿实质地切齐对应的第二栅极信号的下降沿。
技术领域
本发明涉及一种显示装置,且特别涉及一种显示面板。
背景技术
随着电子技术的进步,显示装置已成为人们生活中不可或缺的工具。为提供良好的人机介面,高品质的显示面板已成为显示装置中必要的设备。
随着显示面板的分辨率不断地提升,设计者通常会利用交叉驱动式(InterlaceDriving)的栅极驱动电路来配置于显示面板中,以减少栅极驱动电路的布局面积,进而降低显示面板的边框。然而,在此设计形态下,会影响栅极驱动信号的下拉速度,亦即栅极驱动信号进行放电的下降时间(Falling Time)将会增加。在此情况下,将会使得显示面板整体的驱动时间延长,进而降低显示画面的品质。因此,如何设计出具有足够放电能力且具有较少的布局面积的栅极驱动电路,将是本领域相关技术人员重要的课题。
发明内容
本发明的实施例提供一种显示面板,可以使栅极信号在进行放电时的下降时间缩短,以降低显示面板整体的驱动时间,进而提升显示面板所呈现的显示画面的品质。
本发明的实施例的显示面板包括像素阵列、多个第一至第二位移暂存器以及多个第一至第二放电电路。像素阵列具有多个栅极线。多个第一位移暂存器耦接栅极线中的多个第一栅极线的第一端,以提供多个第一栅极信号至第一栅极线。多个第二位移暂存器耦接栅极线中的多个第二栅极线的第一端,以提供多个第二栅极信号至第二栅极线。多个第一放电电路耦接第一栅极线的第二端,并且分别接收第三栅极信号,以分别与对应的第一位移暂存器对同一第一栅极线行放电,其中第三栅极信号的上升沿实质地切齐对应的第一位移暂存器所提供的第一栅极信号的下降沿。多个第二放电电路耦接第二栅极线的第二端,并且分别接收第四栅极信号,以分别与对应的第二位移暂存器对同一第二栅极线行放电,其中第四栅极信号的上升沿实质地切齐对应的第二位移暂存器所提供的第二栅极信号的下降沿。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1是依照本发明一实施例的显示面板的示意图。
图2是依照本发明一实施例的显示面板的波形示意图。
图3是依照本发明一实施例的位移暂存器及放电电路于显示面板中的示意图。
图4是依照本发明另一实施例的第一侧的位移暂存器及放电电路的电路图。
附图标记说明:
100、300:显示面板
110:像素阵列
311、321:充电电路
312、322:上拉电路
313~314、323~324:稳压电路
315、325:下拉电路
DC1~DC16、DC21:放电电路
SR1~SR16、SRA:位移暂存器
A1:驱动信号
ST1、ST2:启动信号
CLK1、CLK2:时钟信号
VIN1、VIN2:内部电压
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810589036.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种显示面板及显示装置
- 下一篇:门驱动器控制电路及其方法、显示装置





