[发明专利]随机时间交织数模转换器有效

专利信息
申请号: 201810345778.4 申请日: 2018-04-18
公开(公告)号: CN108736892B 公开(公告)日: 2022-06-28
发明(设计)人: G·恩格尔;S·S·库;S·C·罗斯 申请(专利权)人: 美国亚德诺半导体公司
主分类号: H03M1/12 分类号: H03M1/12;H03M1/38
代理公司: 中国贸促会专利商标事务所有限公司 11038 代理人: 刘倜
地址: 美国马*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 随机 时间 交织 数模转换器
【说明书】:

本公开涉及随机时间交织数模转换器。时间交织数模转换器(DAC)使用M个DAC内核转换将数字输入字被扩散到不同的DAC内核的数字输入信号用以产生最终的模拟输出。与仅有一个DAC的采样速率相比,以时间交织方式运行的M个DAC内核可以将采样率提高数倍。然而,连续的时间交织DAC内核通常在输出端出现不希望的杂散。为了将这些杂散散布到本底噪声,可以以伪随机方式或以特定方式选择时间交织DAC内核,这可以打破选择DAC内核的顺序或周期性方式。

技术领域

发明涉及集成电路领域,具体涉及时间交织数模转换器(DAC内核)。

背景技术

在许多电子应用中,数模转换器(DAC或DAC内核)将数字输入信号转换成模拟输出信号。高速(例如,每秒≥30兆次采样(MSPS))DAC内核可用于涉及宽带射频、中频信号处理和通用基带类的产品。这些产品用于有线和无线通信、仪器仪表、雷达、电子战和其他应用。某些高速DAC内核可以从每秒30MSPS到多个千兆采样,分辨率范围从8位到16位。

附图说明

为了提供对本发明及其特征和优点的更完整理解,可参考以下结合附图的描述,其中相似的附图标记表示相似的部分,其中:

图1示出了根据本发明的一些实施方案的具有M个DAC内核的示例性随机时间交织DAC;

图2图示了根据本发明的一些实施方案的具有M个DAC内核的随机时间交织DAC的时序和选择;

图3图示根据本发明的一些实施方案的用于随机交织DAC内核的方法;和

图4示出根据本发明的一些实施方案的用于在不同模式下操作时间交织DAC的方法;

图5示出了用于减少时间交织DAC的输出杂散的方法;

图6示出了根据本发明的一些实施方案的另一示例性随机时间交织DAC;和

图7示出了根据本发明的一些实施方案的又一示例性随机时间交织DAC。

具体实施方式

发明内容

时间交织数模转换器(DAC)使用M个DAC内核将数字输入字扩展到不同的DAC内核的数字输入信号转换以产生最终的模拟输出。与仅有一个DAC的采样速率相比,以时间交织方式运行的M个DAC内核可以将采样速率提高数倍。然而,连续的时间交织DAC内核通常在输出端出现不希望的杂散。为了将这些杂散散布到本底噪声,可以以伪随机方式或以特定方式选择时间交织DAC内核,这可以打破选择DAC内核的顺序或周期性方式。

此外,可以对时间交织DAC和随机时间交织DAC进行编程以实现不同的性能目标。在某些情况下,随机时间交织DAC可以使用不同的随机化方案。选择不同的随机化方案可以交换另一个性能指标。在某些情况下,随机化方法可能会有所不同。在一个可配置的时间交织DAC中,可以为DAC分配更少的时间来解决或完成转换以便从更多数量的空闲DAC内核中随机选择空闲DAC来增加随机数量。其他性能指标可以交换本底噪声中的“着色”数量。

理解时间交织DAC内核

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201810345778.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top