[发明专利]栅极驱动电路和显示面板有效
申请号: | 201810269569.6 | 申请日: | 2018-03-29 |
公开(公告)号: | CN110322845B | 公开(公告)日: | 2021-08-20 |
发明(设计)人: | 林松君;詹建廷 | 申请(专利权)人: | 瀚宇彩晶股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 徐金国 |
地址: | 中国台湾台北市内*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极 驱动 电路 显示 面板 | ||
1.一种栅极驱动电路,其特征在于,包含:
多个移位寄存器,所述多个移位寄存器分别提供扫描信号至显示面板的多个栅极线,每个所述移位寄存器包含:
预充电单元,耦接第一节点且由所述第一节点输出预充电信号;
上拉单元,耦接所述第一节点与第二节点,所述上拉单元由所述第二节点输出所述多个扫描信号中的一个至所述多个栅极线中的一个对应者;以及
重设单元,耦接所述第一节点与所述第二节点,所述重设单元依据重设信号重设所述第一节点和所述第二节点的电位;以及
重设信号线,耦接所述多个移位寄存器的所述重设单元,并提供所述重设信号至所述多个移位寄存器的所述重设单元,所述重设信号用以在所述多个移位寄存器分别输出所述多个扫描信号后重设所述多个移位寄存器;
其中,所述重设信号线配置于所述预充电单元的布局区域与所述上拉单元的布局区域之间。
2.如权利要求1所述的栅极驱动电路,其特征在于,所述重设信号线配置于所述预充电单元的所述布局区域与所述重设单元的布局区域之间。
3.如权利要求1所述的栅极驱动电路,其特征在于,所述重设信号线配置于所述重设单元的布局区域与所述上拉单元的所述布局区域之间。
4.如权利要求1所述的栅极驱动电路,其特征在于,所述重设单元包含:
第一晶体管,其栅极为所述重设信号线的第一部分,其第一源极或漏极耦接参考电位,且其第二源极或漏极耦接所述第一节点;以及
第二晶体管,其栅极为所述重设信号线的第二部分,其第一源极或漏极耦接所述参考电位,且其第二源极或漏极耦接所述第二节点。
5.如权利要求1所述的栅极驱动电路,其特征在于,所述重设单元包含:
第一晶体管,其栅极耦接所述重设信号线,其第一源极或漏极耦接参考电位,且其第二源极或漏极耦接所述第一节点;以及
第二晶体管,其栅极耦接所述重设信号线,其第一源极或漏极耦接所述参考电位,且其第二源极或漏极耦接所述第二节点。
6.如权利要求1所述的栅极驱动电路,其特征在于,所述上拉单元包含:
第三晶体管,其栅极耦接所述第一节点且接收所述预充电信号,其第一源极或漏极接收时钟信号,且其第二源极或漏极耦接所述第二节点且输出所述扫描信号;以及
电容,其第一端耦接所述第三晶体管的栅极,且其第二端耦接所述第三晶体管的第二源极或漏极。
7.如权利要求1所述的栅极驱动电路,其特征在于,所述预充电单元包含:
第四晶体管,其栅极接收第一输入信号,其第一源极或漏极接收顺向输入信号,且其第二源极或漏极耦接所述第一节点且输出所述预充电信号;以及
第五晶体管,其栅极接收第二输入信号,其第一源极或漏极接收反向输入信号,且其第二源极或漏极耦接所述第四晶体管的第二源极或漏极。
8.如权利要求1所述的栅极驱动电路,其特征在于,每个所述移位寄存器还包含:
下拉单元,耦接所述第一节点与第二节点,所述下拉单元接收所述预充电信号、第一下拉控制信号和第二下拉控制信号,且根据所述预充电信号、所述第一下拉控制信号和所述第二下拉控制信号来控制是否将所述扫描信号下拉至且维持在参考电位;
其中,所述重设信号线配置于所述预充电单元的所述布局区域与所述下拉单元的布局区域之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瀚宇彩晶股份有限公司,未经瀚宇彩晶股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810269569.6/1.html,转载请声明来源钻瓜专利网。