[发明专利]一种像素电路、阵列基板、其驱动方法及相关装置有效
申请号: | 201810247668.4 | 申请日: | 2018-03-23 |
公开(公告)号: | CN108257574B | 公开(公告)日: | 2020-07-21 |
发明(设计)人: | 韩明夫;商广良;韩承佑;姚星;郑皓亮;袁丽君;王志冲 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 郭润湘 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 像素 电路 阵列 驱动 方法 相关 装置 | ||
1.一种像素电路,所述像素电路包括驱动模块,所述驱动模块的输入端与数据信号线相连,输出端与像素电极相连,其特征在于,所述像素电路还包括:充放电模块和控制模块;其中,
所述驱动模块的控制端与第一节点相连;所述驱动模块用于在所述第一节点的控制下,将所述数据信号线与所述像素电极导通;
所述充放电模块的输入端与第m级栅线相连,输出端与所述第一节点相连;所述充放电模块用于在所述第一节点浮接时,保持所述第一节点和所述第m级栅线之间电压的稳定;
所述控制模块的输入端与第m-k级栅线相连,输出端与所述第一节点相连,控制端与第m+k级栅线相连,所述控制模块用于在所述第m+k级栅线的控制下,将所述第m-k级栅线与所述第一节点导通;
其中,m=1、2……M,M为大于2的正整数,k为小于M的正整数,各所述栅线均依次加载两个有效脉冲信号;且在所述第m-k级栅线加载第二个有效脉冲信号的同时,所述第m+k级栅线加载第一个有效脉冲信号,所述第m级栅线在加载两个有效脉冲信号之间的间隔时段。
2.如权利要求1所述的像素电路,其特征在于,所述控制模块包括:第一开关晶体管;
所述第一开关晶体管的栅极与所述第m+k级栅线相连,源极与所述第m-k级栅线相连,漏极与所述第一节点相连。
3.如权利要求1所述的像素电路,其特征在于,所述充放电模块包括:电容;
所述电容的第一端与所述第m级栅线相连,第二端与所述第一节点相连。
4.如权利要求1所述的像素电路,其特征在于,所述驱动模块包括:第二开关晶体管;所述第二开关晶体管的栅极与所述第一节点相连,源极与所述数据信号线相连,漏极与所述像素电极相连。
5.一种阵列基板,其特征在于,包括呈阵列排布的M*N个如权利要求1-4任一项所述的像素电路,与各行所述像素电路的充放电模块的输入端一一对应连接的M条栅线,与各列所述像素电路的驱动模块的输入端一一对应连接的N条数据信号线,以及与所述M条栅线一一对应连接的M个级联的移位寄存器;其中,
所述M个移位寄存器与2k个时钟信号线相连;
第m个移位寄存器的信号输入端与第m-k个移位寄存器的信号输出端相连;
第m个移位寄存器的信号复位端与第m+3k个移位寄存器的信号输出端相连。
6.如权利要求5所述的阵列基板,其特征在于,每行所述像素电路中的多个像素电路共用同一个控制模块。
7.如权利要求5所述的阵列基板,其特征在于,每行所述像素电路中的三个像素电路构成一个像素结构,一个所述像素结构内共用同一个充放电模块。
8.一种如权利要求5-7任一项所述的阵列基板的驱动方法,其特征在于,包括:
对首级移位寄存器的信号输入端加载两个有效脉冲信号。
9.一种液晶显示面板,其特征在于,包括:如权利要求5-7任一项所述的阵列基板。
10.一种显示装置,其特征在于,包括如权利要求9所述的液晶显示面板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810247668.4/1.html,转载请声明来源钻瓜专利网。