[发明专利]阵列基板、阵列基板的驱动方法及显示装置有效
申请号: | 201810103113.2 | 申请日: | 2018-02-01 |
公开(公告)号: | CN108242229B | 公开(公告)日: | 2021-03-23 |
发明(设计)人: | 郑智仁;刘伟;王鹏鹏;曹学友;韩艳玲;张平;丁小梁 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京律智知识产权代理有限公司 11438 | 代理人: | 王辉;阚梓瑄 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 驱动 方法 显示装置 | ||
1.一种阵列基板,其特征在于,包括:
阵列排布的多个像素单元,每个所述像素单元包括一选通晶体管以及与所述选通晶体管的第一端连接的发光元件;
选通线,与每一行所述像素单元一一对应,且所述选通线与所述选通晶体管的控制端连接;
第一读取线,与所述选通晶体管的第二端相连,且每一列所述像素单元中的每一个所述选通晶体管均与一条所述读取线相连;
第二读取线,排列在各所述第一读取线一侧;
读出电路,与每一列所述像素单元对应的所述第一读取线以及所述第二读取线连接;
其中,所述第二读取线包括设置于所述第一读取线一侧的虚拟读取线;所述读出电路包括:
第一运算放大器,其第一端与所述第一读取线连接,第二端与所述第二读取线连接;
第一电容,其第一端与所述第一运算放大器的第三端连接,第二端与所述第一运算放大器的第一端连接;
第二电容,其第一端与所述第一运算放大器的第四端连接,第二端与所述第一运算放大器的第二端连接;
所述虚拟读取线的尺寸参数与所述第一读取线相同。
2.一种阵列基板的驱动方法,用于驱动权利要求1所述的阵列基板,其特征在于,所述方法包括:
在每个像素单元依次将各像素单元的信号传输至读出电路时,通过第一读取线、第二读取线以及读出电路对接收到的信号进行去噪处理;
其中,所述第二读取线包括设置于所述第一读取线一侧的虚拟读取线;所述读出电路包括:
第一运算放大器,其第一端与所述第一读取线连接,第二端与所述第二读取线连接;
第一电容,其第一端与所述第一运算放大器的第三端连接,第二端与所述第一运算放大器的第一端连接;
第二电容,其第一端与所述第一运算放大器的第四端连接,第二端与所述第一运算放大器的第二端连接。
3.一种显示装置,其特征在于,包括权利要求1所述的阵列基板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810103113.2/1.html,转载请声明来源钻瓜专利网。