[发明专利]单引脚MOSFET驱动和放电功能在审
申请号: | 201810079043.1 | 申请日: | 2018-01-26 |
公开(公告)号: | CN108365643A | 公开(公告)日: | 2018-08-03 |
发明(设计)人: | V·巴拉克里斯南;E·E·邓;R·S·圣皮埃尔 | 申请(专利权)人: | 电力集成公司 |
主分类号: | H02J7/00 | 分类号: | H02J7/00 |
代理公司: | 北京汇知杰知识产权代理事务所(普通合伙) 11587 | 代理人: | 吴焕芳;杨勇 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出端子 耦合 功率转换器 总线电压 耦合到 晶体管 通用串行总线 放电功能 接收输入 控制端子 输出电压 输入端子 泄放电路 插孔 引脚 电路 | ||
1.一种用于与通用串行总线(USB)插孔一起使用的电路,所述电路包括:
功率转换器,其被耦合以在输入端子处接收输入电压并且被耦合以在输出端子处提供输出电压;
晶体管,其被耦合在所述功率转换器的所述输出端子与所述USB插孔的总线电压端子之间;
USB通信控制器,其被耦合到所述USB插孔,其中所述USB通信控制器包括耦合到所述晶体管的控制端子的输出端子;和
泄放电路,其被耦合在所述USB通信控制器的所述输出端子和所述USB插孔的所述总线电压端子之间。
2.根据权利要求1所述的电路,其中,所述晶体管的第一端子耦合到所述功率转换器的所述输出端子,并且其中,所述晶体管的第二端子耦合到所述插孔的所述总线电压端子。
3.根据权利要求1所述的电路,其中,所述泄放器具有耦合到所述晶体管的所述控制端子的第一端子以及耦合到所述晶体管的所述第二端子的第二端子。
4.根据权利要求2所述的电路,其中,所述晶体管的所述控制端子被耦合以从所述USB通信控制器的所述输出端子接收第一电压信号、第二电压信号或高阻抗信号中之一。
5.根据权利要求1所述的电路,其中,当所述晶体管接通时,所述总线电压端子被耦合以接收所述功率转换器的所述输出电压,并且其中,当所述晶体管关断时,所述总线电压端子被耦合以通过所述泄放电路大致放电至零伏特。
6.根据权利要求1所述的电路,其中,所述控制器包括耦合到三态驱动器的电荷泵,其中,所述三态驱动器还耦合到所述USB通信控制器的所述输出端子以输出驱动信号。
7.根据权利要求6所述的电路,其中,所述电荷泵被耦合以将电压输出到所述三态驱动器的输入。
8.根据权利要求6所述的电路,其中,所述三态驱动器被耦合以接收控制信号,其中所述三态驱动器在所述控制信号为逻辑高时接通,并且其中,所述三态驱动器在所述控制信号为逻辑低时关断。
9.根据权利要求8所述的电路,其中,所述三态驱动器被耦合以在所述三态驱动器接通时在所述USB通信控制器的所述输出端子处的驱动信号上输出电荷泵电压,并且其中,所述三态驱动器被耦合以在所述三态驱动器关断时在所述USB通信控制器的所述输出端子处输出高阻抗信号。
10.根据权利要求9所述的电路,其中,所述晶体管被耦合以响应于所述驱动信号而接通和关断,并且其中,所述晶体管被耦合以响应于所述高阻抗信号而关断。
11.根据权利要求9所述的电路,其中,所述驱动信号被耦合以响应于所述电荷泵电压的较高值而接通和关断所述晶体管,并且其中,所述总线电压端子被耦合以响应于所述电荷泵电压的较低值而通过所述泄放电路大致放电至零伏特。
12.根据权利要求1所述的电路,其中,所述泄放电路包括电阻器。
13.一种对USB连接器的总线电压端子进行充电的方法,包括:
响应于控制器的驱动端子上的较高的电压值接通耦合在功率转换器的输出端子与USB插孔的总线电压端子之间的晶体管,其中所述晶体管的控制端子被耦合以接收来自所述驱动端子的所述较高的电压值;
响应于控制器的所述驱动端子上的较低的电压值关断所述晶体管,其中所述晶体管的所述控制端子被耦合以接收来自所述驱动端子的所述较低的电压值;
响应于所述驱动端子上的所述较低的电压值,通过耦合在所述USB插孔的所述总线电压端子与所述控制器的所述驱动端子之间的泄放电路使所述USB插孔的所述总线电压端子放电;和
在所述USB插孔的所述总线电压端子已经放电之后,响应于所述控制器的所述驱动端子上的高阻抗信号关断所述晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电力集成公司,未经电力集成公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810079043.1/1.html,转载请声明来源钻瓜专利网。