[发明专利]具有自适应终端阻抗的高速驱动器在审
申请号: | 201780053640.0 | 申请日: | 2017-08-09 |
公开(公告)号: | CN109643998A | 公开(公告)日: | 2019-04-16 |
发明(设计)人: | S·S·穆赫德尤索夫;A·K·斯里瓦斯塔瓦;L·H·邱;C·B·蒂尔 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;H04L25/02 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 何焜;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 指示符 数据采样器 阈值电压 上拉 下拉 驱动器 耦合 高速驱动器 终端阻抗 阻抗支路 自适应 采样 输出 | ||
1.一种设备,包括:
数据采样器,所述数据采样器耦合至驱动器的输出,其中,所述数据采样器用于对数据进行采样并且将所述数据与第一阈值电压和第二阈值电压进行比较,并且其中,所述数据采样器用于根据对所述数据与所述第一阈值电压和所述第二阈值电压的比较来生成上拉指示符或下拉指示符;以及
耦合至所述数据采样器的逻辑,其中,所述逻辑用于接收所述上拉指示符或所述下拉指示符,并且用于根据所述上拉指示符或所述下拉指示符而增加或减少所述驱动器的已经DC补偿的阻抗支路的数量。
2.如权利要求1所述的设备,其特征在于,所述第二阈值电压低于所述第一阈值电压。
3.如权利要求1所述的设备,其特征在于,包括:偏置发生器,所述偏置发生器用于生成所述第一阈值电压和所述第二阈值电压。
4.如权利要求3所述的设备,其特征在于,所述第一阈值电压和所述第二阈值电压距离所述数据的逻辑高电平比距离所述数据的逻辑低电平更近。
5.如权利要求3所述的设备,其特征在于,所述第一阈值电压和所述第二阈值电压距离所述数据的逻辑低电平比距离所述数据的逻辑高电平更近。
6.如权利要求1所述的设备,其特征在于,包括:时钟发生器,所述时钟发生器用于向所述数据采样器提供具有不同相位的一组采样时钟,以用于按照所述一组采样时钟来对数据进行采样。
7.如权利要求1所述的设备,其特征在于,所述数据采样器包括StrongARM锁存器。
8.如权利要求1所述的设备,其特征在于,所述上拉指示符是具有至少两个位的总线,并且其中,所述下拉指示符是具有至少两个位的总线。
9.如权利要求1所述的设备,其特征在于,所述逻辑用于在增加或减少所述有源阻抗支路之后锁定所述已经DC补偿的阻抗支路的数量。
10.如权利要求1所述的设备,其特征在于,所述驱动器耦合至传输线。
11.如权利要求1所述的设备,其特征在于,所述驱动器是差分驱动器。
12.一种设备,包括:
驱动器,所述驱动器具有上拉阻抗支路,其中,有源上拉阻抗支路的数量用于确定所述驱动器的上拉输出阻抗;
检测器,所述检测器耦合至所述驱动器的输出,其中,所述检测器用于在分隔开一定延迟的至少两个时钟沿对所述输出处的数据进行采样;以及
计数器,所述计数器耦合至所述检测器,其中,所述计数器用于接收经工艺、电压和温度(PVT)补偿的有源多个上拉阻抗支路的基本数量,并且其中,所述计数器用于根据所采样数据来接通或断开在所述基本数量以上的一个或多个上拉阻抗支路以便改变有源上拉阻抗支路的数量。
13.如权利要求12所述的设备,其特征在于,所述数据采样器用于对所述数据进行采样并且将所述数据与第一阈值电压和第二阈值电压进行比较。
14.如权利要求12所述的设备,其特征在于,所述第二阈值电压低于所述第一阈值电压。
15.如权利要求12所述的设备,其特征在于,包括:偏置发生器,所述偏置发生器用于生成所述第一阈值电压和所述第二阈值电压。
16.如权利要求15所述的设备,其特征在于,所述第一阈值电压和所述第二阈值电压距离所述数据的逻辑高电平比距离所述数据的逻辑低电平更近。
17.如权利要求15所述的设备,其特征在于,所述第一阈值电压和所述第二阈值电压距离所述数据的逻辑低电平比距离所述数据的逻辑高电平更近。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780053640.0/1.html,转载请声明来源钻瓜专利网。