[实用新型]一种实时单电源数字锁相放大器装置有效
| 申请号: | 201721253822.6 | 申请日: | 2017-09-27 |
| 公开(公告)号: | CN207218646U | 公开(公告)日: | 2018-04-10 |
| 发明(设计)人: | 匡武 | 申请(专利权)人: | 北京锐探科仪技术有限公司 |
| 主分类号: | H03F7/00 | 分类号: | H03F7/00;H03L7/06 |
| 代理公司: | 北京酷爱智慧知识产权代理有限公司11514 | 代理人: | 安娜 |
| 地址: | 100012 北京市朝阳区*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 实时 电源 数字 放大器 装置 | ||
1.一种实时单电源数字锁相放大器装置,其特征在于,包括:中央处理器、第一数模转换器、第一抗混叠滤波器、调制信号输出端口、信号输入端口、第二抗混叠滤波器、模数转换器、第二数模转换器、第三抗混叠滤波器、信号输出端口、电源转换模块、内置时钟、电源接口和接地端口;
所述中央处理器,包括:混频器和低通滤波器;
所述混频器与所述低通滤波器连接;
所述电源接口与所述中央处理器、所述第一数模转换器、所述第一抗混叠滤波器、所述第二抗混叠滤波器、所述模数转换器、所述第二数模转换器、所述第三抗混叠滤波器、所述电源转换模块和所述内置时钟均连接;
所述电源转换模块与所述中央处理器连接;
所述中央处理器、所述第一数模转换器和所述第一抗混叠滤波器依次连接;所述第一抗混叠滤波器与所述调制信号输出端口连接;
所述中央处理器中的本振信号依次通过所述第一数模转换器和所述第一抗混叠滤波器后,从所述调制信号输出端口输出调制信号;
所述信号输入端口、所述第二抗混叠滤波器、所述模数转换器和所述中央处理器依次连接;
所述中央处理器、所述第二数模转换器和所述第三抗混叠滤波器依次连接;所述第三抗混叠滤波器与所述信号输出端口;
所述电源转换模块、所述第一抗混叠滤波器和所述第三抗混叠滤波器均连接有所述接地端口;
所述内置时钟与所述中央处理器连接;所述内置时钟用于为所述中央处理器提供时钟信息;
被调制的待测信号输入所述第二抗混叠滤波器后,再经过所述模数转换器转换为数字信号,所述数字信号再输入到所述中央处理器;
所述数字信号和所述中央处理器中的所述本振信号一起依次经过所述中央处理器中的所述混频器和所述低通滤波器,得到除噪后的数字有效信号;
所述数字有效信号依次经过所述第二数模转换器和第三抗混叠滤波器后,从所述信号输出端口输出除噪后的模拟有效信号。
2.根据权利要求1所述的实时单电源数字锁相放大器装置,其特征在于,所述电源接口连接3.3V的直流电源。
3.根据权利要求1所述的实时单电源数字锁相放大器装置,其特征在于,所述混频器采用数字混频器。
4.根据权利要求1所述的实时单电源数字锁相放大器装置,其特征在于,所述电源转换模块用于将电源电压转换为1.5V电压或者1.2V电压。
5.根据权利要求1所述的实时单电源数字锁相放大器装置,其特征在于,所述低通滤波器采用高阻带衰减的FIR数字低通滤波器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京锐探科仪技术有限公司,未经北京锐探科仪技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721253822.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种微弱信号采集电路
- 下一篇:一种生长在衬底上的低应力状态单晶AlN





