[发明专利]一种栅极驱动器及驱动电路在审
申请号: | 201711439365.4 | 申请日: | 2017-12-26 |
公开(公告)号: | CN107978290A | 公开(公告)日: | 2018-05-01 |
发明(设计)人: | 陈帅 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 广州三环专利商标代理有限公司44202 | 代理人: | 郝传鑫,熊永强 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 栅极 驱动器 驱动 电路 | ||
技术领域
本发明涉及电子技术领域,尤其涉及一种栅极驱动器及驱动电路。
背景技术
栅极驱动器(Gate Driver on Array,GOA)是一种用于扫描驱动液晶面板的电子器件。由于栅极驱动器有着低成本高效率的优点,因此常常被应用在各种显示屏中,例如自发光显示屏的主动矩阵有机发光二极体(Active-matrix organic light emitting diode,AMOLED),并且由于AMOLED实用化的脚步较快,因此栅极驱动器也是未来液晶面板发展的重点技术。
在较精密的电路中,电容耦合是一个不容忽视的问题。电容耦合指的是在任何两个通电导体之间都会存在电容,如电力传输线之间、电力传输线与大地之间、晶体管各引脚之间以及元件与元件之间都存在电容。若液晶面板中的数据线对栅极驱动器的水平信号扫描线的电容耦合作用十分严重,可能引发栅极驱动器无法拉低液晶面板的水平扫描线上的电位,导致液晶面板的栅极不能有效关闭,因此造成画面显示异常。
由于电路中的电容耦合严重,而栅极驱动器拉力不足,因此不能有效的拉低栅极驱动器的水平扫描线上的电平。
发明内容
本发明实施例提供一种栅极驱动器,可有效的拉低栅极驱动器的水平扫描线上的电平,提高电路的稳定性。
第一方面,本发明实施例提供了一种栅极驱动器,包括上拉控制模块、下拉维持模块、上拉模块、信号下传模块、下拉模块以及自举模块;所述上拉控制模块含有第一端口;所述下拉维持模块含有第一端口、第二端口以及第三端口;所述上拉模块含第一端口、第二端口以及第三端口;所述信号下传模块含有第一端口以及第二端口;所述下拉模块含有第一端口、第二端口、第三端口、第四端口以及第五端口;所述自举模块含有第一端口以及第二端口;
所述上拉控制模块的第一端口、所述上拉模块的第一端口、所述信号下传模块的第一端口、所述下拉模块的第一端口、所述下拉维持模块的第一端口与所述自举模块的第一端口连接,连接点为栅极信号点;所述下拉维持模块的第二端口、所述下拉模块的第二端口、所述自举模块的第二端口以及所述上拉模块的第二端口分别与水平扫描线连接;所述下拉维持模块的第三端口以及所述下拉模块的第三端口分别与低电平信号线连接;所述上拉模块的第三端口以及所述信号下传模块的第二端口分别与时钟信号线连接;
所述上拉控制模块用于对所述栅极信号点预充电,在所述栅极信号点处于高电平的情况下,控制所述上拉模块将所述时钟信号线的信号输出到所述水平扫描线;在所述下拉模块的第四端口接收到的第一控制信号为高电平的情况下,所述下拉模块将所述低电平信号线的信号输出到所述水平扫描线;在所述下拉模块的第五端口接收到的第二控制信号为高电平的情况下,所述下拉模块将所述低电平信号线的信号输出到所述栅极信号点,控制所述下拉维持模块输出所述低电平信号线的信号到所述水平扫描线;所述自举模块用于提高并维持所述栅极信号点的电平;所述信号下传模块用于在所述栅极信号点为高电平的情况下,将所述时钟信号线的信号传送给其他电子器件。
结合第一方面,在第一方面的第一种实现当中,所述第一控制信号与所述第二控制信号不相同。
结合第一方面以及上述第一方面的任意一种实现,在第一方面的第二种实现当中,所述上拉控制模块包括:第一一晶体管;所述第一一晶体管的源极与所述栅极信号点连接;在所述第一一晶体管的栅极处于高电平的情况下,控制所述第一一晶体管的漏极将接收到的信号输入到所述第一一晶体管的源极。
结合第一方面以及上述第一方面的任意一种实现,在第一方面的第三种实现当中,所述上拉电路包括第二一晶体管;所述第二一晶体管的栅极与所述栅极信号点连接;所述第二一晶体管的漏极与所述信号下传模块的第二端口连接;所述第二一晶体管的源极与所述水平扫描线连接;在所述第二一晶体管的栅极处于高电平的情况下,控制所述第二一晶体管的漏极将所述时钟信号线的信号输入到所述第二一晶体管的源极。
结合第一方面以及上述第一方面的任意一种实现,在第一方面的第四种实现当中,所述信号下传模块包括第三一晶体管;所述第三一晶体管的栅极与所述栅极信号点连接;所述第三一晶体管的漏极与所述上拉模块的第三端口连接;在所述第三一晶体管的栅极处于高电平的情况下,控制所述第三一晶体管的漏极将所述时钟信号线的信号输入到所述第三一晶体管的源极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711439365.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种显示装置的驱动方法及驱动装置
- 下一篇:一种驱动信号的调整方法