[发明专利]一种采样电路和方法有效
申请号: | 201711379563.6 | 申请日: | 2017-12-18 |
公开(公告)号: | CN108233930B | 公开(公告)日: | 2020-09-22 |
发明(设计)人: | 郭俊锋;刘世润;王智明;魏兴春;宋鸣 | 申请(专利权)人: | 兰州理工大学 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 北京市邦道律师事务所 11437 | 代理人: | 段君峰;薛艳 |
地址: | 730050 甘肃*** | 国省代码: | 甘肃;62 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 采样 电路 方法 | ||
本发明公开了一种采样电路和方法,该采样电路包括第一乘法器、第二乘法器、存储器、滤波器和ADC模拟数字转换器;其中,所述第一乘法器用于对输入信号进行混频处理得到第一信号,并将第一信号发送到存储器;所述存储器用于对第一信号进行存储并且将第一信号发送到第二乘法器;第二乘法器用于对第一信号进行频谱搬移处理得到第二信号,并将第二信号发送到滤波器;滤波器用于对第二信号进行滤波处理得到第三信号,并将第三信号发送到ADC;ADC用于对所述第三信号进行模数转换得到采样序列。本发明提出的采样电路避免了随着子带数量的增加带来的硬件成本问题,并且不需要多个通道就可以实现采样,提高了采样的灵活性。
技术领域
本发明涉及电路领域,尤其涉及一种采样电路和方法。
背景技术
现有采样电路由多个通道构成,每个通道由混频器、低通滤波器和ADC构成。在信号所含子带个数较少的情况下,采样电路的硬件实现成本较低并且能够很好的完成信号采样任务,当输入信号所含子带个数较多时,就会产生很多问题。首先,会导致硬件成本的增加;其次,硬件电路设计需要更周全的考虑散热、电磁兼容等问题,增加了电路设计的难度;另外,传统的多通道采样电路的结构灵活性很差,当输入信号所含有的子带个数增加或减少时需要相应的增加或减少采样通道的个数,从而降低了该采样电路所适用的场景和范围。
针对上述问题,目前尚未提出有效的解决方案。
发明内容
针对现有技术中的缺陷,本发明提出一种采样电路和方法,避免了随着子带数量的增加带来的硬件成本问题,并且只需要一个采样通道就可以实现采样并输出多路采样序列,提高了采样的灵活性,具有更好的适用范围。
根据本发明的一个方面,提供了一种采样电路,包括第一乘法器、第二乘法器、存储器、滤波器和ADC;
其中,第一乘法器用于对输入信号进行混频处理得到第一信号,并将第一信号发送到存储器;
存储器用于对第一信号进行存储并且将第一信号发送到第二乘法器;
第二乘法器用于对第一信号进行频谱搬移处理得到第二信号,并将第二信号发送到滤波器;
滤波器用于对第二信号进行滤波处理得到第三信号,并将第三信号发送到ADC;
ADC用于对第三信号进行模数转换得到采样序列。
进一步地,上述技术方案中,第一乘法器用于对输入信号进行实时混频并得到第一信号,存储器用于对来自第一乘法器的第一信号进行实时存储。
进一步地,以时间T为周期,存储器在每个周期内将存储的第一信号整体发送至第二乘法器;第二乘法器在每个周期内均进行频谱搬移处理,其中,在每个周期内,第二乘法器选择一个频率范围,并将该选择的频率范围内的第一信号搬移到目标频率范围内。
进一步地,根据本发明的上述采样电路,在多个周期内进行频谱搬移时,第二乘法器按照频率上距离基带频率由近到远的顺序,优先选择更接近基带频率的频率范围;在进行频谱搬移时,将所选择频率范围内的第一信号朝向基带频率处搬移;滤波器为低通滤波器。
进一步地,存储器与第二乘法器通过定时开关连接;定时开关在每个周期内开始时导通一次;并且,第二乘法器在每个周期内,对当前周期内接收的第一混频信号进行频谱搬移;ADC用于在每个周期内,对当前周期内经滤波器滤波得到的第三信号进行采样,得到一个采样序列。
进一步地,第一乘法器通过将输入信号与一个混频函数相乘,完成混频处理。
进一步地,ADC的采样频率大于等于混频频率。
根据本发明的另一方面,提供了一种信号采样方法,包括;
对输入信号进行混频处理得到第一信号,并将所述第一信号发送到存储器进行存储;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于兰州理工大学,未经兰州理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711379563.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种离散量采样电路
- 下一篇:采样保持与比较锁存电路