[发明专利]电平移位电路有效
申请号: | 201711211313.1 | 申请日: | 2017-11-28 |
公开(公告)号: | CN108336991B | 公开(公告)日: | 2023-04-07 |
发明(设计)人: | 泽井英幸;杉浦正一 | 申请(专利权)人: | 艾普凌科有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 李辉;邓毅 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电平 移位 电路 | ||
本发明提供电平移位电路,不仅能够转换正电压电平而且还能够转换负电压电平。在输入晶体管与负载之间具有栅极连接于电压源的开关晶体管,所输入的负电压电平被转换成基于电压源的电压和开关晶体管的阈值电压的第二负电压电平。
技术领域
本发明涉及电平移位电路。
背景技术
作为以往的电平移位电路,公知有专利文献1所示的电路。图4是示出以往的电平移位电路的电路图。
以往的电平移位电路具有NMOS晶体管401、402、PMOS晶体管411、412、反相器421、输入端子441以及输出端子431。
输入信号是在第一正电压电平VDD1与负电压电平VSS之间变化的信号。晶体管401、402、411、412通过第二正电压电平VDD2和负电压电平VSS的电压而进行动作。
若在输入到输入端子441的输入信号从负电压电平VSS向第一正电压电平VDD1变化时晶体管401的驱动力超过晶体管411的驱动力,则输出端子431的输出信号开始朝向较低的电压电平发生变化。此时,晶体管402截止,而提高晶体管412的驱动力,因此进一步将晶体管411控制为截止。其结果为,输出信号成为负电压电平VSS。
若在输入信号从第一正电压电平VDD1向负电压电平VSS变化时晶体管402的驱动力超过晶体管412的驱动力,则晶体管411的栅极的电位开始朝向较低的电压电平发生变化。此时,晶体管401截止,而提高晶体管411的驱动力,因此进一步将晶体管412控制为截止。其结果为,输出信号为第二正电压电平VDD2。
这样,在以往的电平移位电路中,能够输出使输入信号的正电压电平从第一正电压电平VDD1转换成第二正电压电平VDD2的输出信号。
专利文献1:日本特开2011-223052号公报
在以往的电平移位电路中,采用将正电压电平的信号转换成不同的正电压电平的信号的电平移位电路。
例如,在外部电源所施加的负电压电平的信号处于噪声过多的状态的情况下,优选通过将该负电压电平转换成其他稳定的电压系统的负电压电平而进行处置。
发明内容
本发明是为了解决以上的问题而完成的,提供能够对正电压电平和负电压电平进行转换的电平移位电路。
为了解决以往的问题,本发明的电平移位电路的特征在于,该电平移位电路具有:第一晶体管,其栅极连接于输入端子,源极输入第一负电压电平的信号;第二晶体管,其栅极连接于电压源,漏极连接于所述第一晶体管的漏极;负载,其设置在所述第二晶体管的源极与输入第二正电压电平的信号的电源端子之间;以及输出端子,其与所述第二晶体管的源极连接,向所述输入端子输入电压比所述第二正电压电平低的第一正电压电平和所述第一负电压电平的2值电压信号,从所述输出端子输出所述第二正电压电平和第二负电压电平的2值电压信号。
发明效果
根据本发明的电平移位电路,由于在输入晶体管与负载之间具有栅极连接于电压源的开关晶体管,因此所输入的负电压电平大约能够转换成将电压源140的电压和开关晶体管121的阈值电压相加得到的第二负电压电平VSS2,因此具有负电压电平不会受到负电压电源的噪声的影响这样的效果。
附图说明
图1是示出本发明的第一实施方式的电平移位电路的电路图。
图2是示出本发明的第二实施方式的电平移位电路的电路图。
图3是示出本发明的第三实施方式的电平移位电路的电路图。
图4是示出以往的电平移位电路的电路图。
标号说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾普凌科有限公司,未经艾普凌科有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711211313.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种连锁触控开关及其制作方法
- 下一篇:一种具有抗单粒子瞬态效应的缓冲器