[发明专利]一种基于HDL代码的硬件脆弱性评估方法在审

专利信息
申请号: 201711103362.3 申请日: 2017-11-10
公开(公告)号: CN107807812A 公开(公告)日: 2018-03-16
发明(设计)人: 陈哲;王坚;郭世泽;李玉柏;高振标 申请(专利权)人: 电子科技大学
主分类号: G06F8/34 分类号: G06F8/34;G06F11/36
代理公司: 成都正华专利代理事务所(普通合伙)51229 代理人: 李蕊,李林合
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 hdl 代码 硬件 脆弱 评估 方法
【权利要求书】:

1.一种基于HDL代码的硬件脆弱性评估方法,其特征在于,包括以下步骤:

S1、编写脚本程序,把一个HDL程序文件作为脚本程序的输入,识别HDL程序中的模块数量,并分析与每个模块关联的边的数目;

S2、提出HDL程序的硬件脆弱性分析策略,计算每条边的脆弱性权值,建立脆弱性权值拓扑图;

S3、构建HDL程序的硬件脆弱性评价体系,根据脆弱性权值拓扑图对各模块进行硬件脆弱性分级;

S4、编写图形界面,展示HDL程序中的模块连接关系以及各模块的硬件脆弱性级别。

2.根据权利要求1所述的硬件脆弱性评估方法,其特征在于,所述步骤S2中边的脆弱性权值的计算公式为:

其中Vi和Vj分别表示HDL程序中的第i个模块与第j个模块,i=0,1,...,n-1,j=0,1,...,n-1,n为HDL程序中的模块数量,TD(·)表示与模块关联的边的数目,vij表示模块Vi和Vj连接边的脆弱性权值,a为重要性系数,pij为模块Vi和Vj连接边的初始权值,w为脆弱性修正值,h为输入接口到各模块的跳数。

3.根据权利要求2所述的硬件脆弱性评估方法,其特征在于,所述重要性系数a的确定方法为:

若模块的程序来源是程序员自己编写的程序,则a=0.8;若模块的程序来源是调用IP核编写的程序,则a=1。

4.根据权利要求2所述的硬件脆弱性评估方法,其特征在于,所述初始权值pij为模块Vi和Vj连接边所表示链路的相关接口数量。

5.根据权利要求1所述的硬件脆弱性评估方法,其特征在于,所述步骤S3中HDL程序的硬件脆弱性评价体系具体为:

根据HDL程序的脆弱性权值拓扑图得到每条边的脆弱性,由于脆弱性越高的边所连接的两个模块脆弱性也越高,因此根据边的脆弱性对模块的脆弱性进行等级划分,分为脆弱性高、中、低三个级别,每个级别的相应比例分别为20%、30%和50%。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201711103362.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top