[发明专利]一种音频解码后的DAC驱动电路及其驱动方法有效
| 申请号: | 201710929252.6 | 申请日: | 2017-10-09 |
| 公开(公告)号: | CN107769787B | 公开(公告)日: | 2021-12-03 |
| 发明(设计)人: | 孙建辉;刘子函;周勇;黄发忠;张紫晗;杨志政;董尧尧;王晓菲 | 申请(专利权)人: | 山东师范大学 |
| 主分类号: | H03M1/66 | 分类号: | H03M1/66;G10L19/00 |
| 代理公司: | 济南圣达知识产权代理有限公司 37221 | 代理人: | 董雪 |
| 地址: | 250014 *** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 音频 解码 dac 驱动 电路 及其 方法 | ||
1.一种音频解码后的DAC驱动电路,其特征在于:包括数字部分和模拟部分;所述数字部分包括采样滤波电路、噪声整形电路及随机性发生器,所述采样滤波电路、噪声整形电路及随机发生器依次连接,所述模拟部分包括时钟发生器和差动立体声输出驱动器,所述差动立体声输出驱动器包括两路相同的单通道,每一路单通道均利用推-拉电流机制进行电压的输出;所述单通道的每一路通路均可传送适应值的电流,且能够结合其自身的片上电阻,产生相应的分辨率和差分电压;
每一路所述单通道均为7 bit–DAC,且利用推-拉电流机制进行电压的输出;
所述电路的音频采样Fs频率为48KHz;时钟频率为6*128*Fs=36.864MHz;输入接口:并行16bit数据总线;
所述两路相同的单通道分别为左通道和右通道,所述左通道和右通道共同驱动输出一个差分电压,该差分电压的输出值在参考电压值处上下浮动;
通过采样滤波电路改变噪声的分布,减少噪声在有用信号的带宽内;通过噪声整形电路对噪声的频谱分布形状进行控制;随机性发生器用来为差动立体声输出驱动器中的开关产生随机数,以控制其闭合;
每一路所述单通道均设有片上电阻,所述片上电阻均与参考电压连接,所述片上电阻所在单通道中的位置可以对称的吸收或者供给电流,以当参考电压值发生变化时,可以适应外部放大器电路的接入;
所述单通道基于推-拉机制输出:采用两个参数相同的上拉网络与下拉网络相互连接,电路工作时,两个对称的网络每次只有一个工作,交替开启,从而产生输出。
2.根据权利要求1所述的一种音频解码后的DAC驱动电路,其特征在于:所述片上电阻的阻值为570欧姆,所述分辨率为57mv,所述差分电压为800 mV。
3.根据权利要求1所述的一种音频解码后的DAC驱动电路,其特征在于:所述单通道的每一路分支通路可传送的适应值的电流为100 uA。
4.一种音频解码后的DAC驱动方法,应用于如权利要求1-3中任一项所述的一种音频解码后的DAC驱动电路,其特征在于:包括以下步骤:
1)数字部分对解码后的音频信号进行采样、滤波集去噪处理,同时随机发生器产生随机数控制开关的闭合;
2)模拟部分的时钟发生器提供初始化的时钟信号,同时,差动立体声输出驱动器的每一路单通道均以电流的形式传送信号,并结合其自身的片上电阻,产生相应的分辨率及差分输出电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东师范大学,未经山东师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710929252.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种适用于高速模数转换器的时序控制电路
- 下一篇:一种多通道DAC实现电路





