[发明专利]一种通用可配置数字下变频IP核及其方法在审
申请号: | 201710446032.8 | 申请日: | 2017-06-14 |
公开(公告)号: | CN109088639A | 公开(公告)日: | 2018-12-25 |
发明(设计)人: | 郭广浩;刘志哲;陈涛;刘宝光 | 申请(专利权)人: | 北京遥感设备研究所 |
主分类号: | H04B1/00 | 分类号: | H04B1/00;H03D7/16 |
代理公司: | 中国航天科工集团公司专利中心 11024 | 代理人: | 孔晓芳 |
地址: | 100854*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可配置 位控制模块 数字下变频 半带滤波器 模数转换 驱动模块 乘法器 数字下变频模块 可重用性 快速生成 模拟信号 输出结果 数字信号 相乘运算 硬件模块 在线配置 最终结果 通用 输出端 处理器 带宽 输出 灵活 重复 | ||
1.一种通用可配置数字下变频IP核,包括:模数转换ADC驱动模块(1)、乘法器(2)、截位控制模块(4)和半带滤波器HB(5),其特征在于还包括:可配置NCO(3)、可配置CIC(6)和可配置FIR(7);
模数转换ADC驱动模块(1)的功能为:将模拟信号转为数字信号;
截位控制模块(4)的功能为:对输出的数据进行截位控制;
所述模数转换ADC驱动模块(1)的两个输出端分别与两个乘法器(2)的输入端相连,可配置NCO(3)的两个输出端分别与两个乘法器(2)的输入端相连,两路乘法器(2)的输出端均与截位控制模块(4)的输入端相连,截位控制模块(4)的输出端与半带滤波器HB(5)的输入端相连,半带滤波器HB(5)的输出端与截位控制模块(4)的输入端相连,截位控制模块(4)的输出端与可配置CIC(6)的输入端相连,可配置CIC(6)的输出端与截位控制模块(4)的输入端相连,截位控制模块(4)的输出端与可配置FIR(7)的输入端相连,可配置FIR(7)的输出端与截位控制模块(4)的输入端相连。
2.如权利要求1所述的通用可配置数字下变频IP核,其特征在于IP核的工作过程为:模数转换ADC驱动模块(1)将输出信号分别与可配置NCO(3)的输出端sin和cos作为乘法器(2)的输入进行相乘运算,两路乘法器(2)的输出结果分别输入截位控制模块(4)进行截位运算,再输入半带滤波器HB(5)进行滤波,滤波结果输入到截位控制模块(4)进行截位运算,截位运算结果输入到可配置CIC(6)进行运算,运算结果输入到截位控制模块(4)进行截位运算,截位运算结果输入到可配置FIR(7)进行运算,运算结果输入到截位控制模块(4)进行截位运算,与可配置NCO(3)的输出端cos相乘的最终结果叫I路信号,与可配置NCO(3)的输出端sin相乘的最终结果叫Q路信号;通过对通用可配置数字下变频IP核的可配置项进行配置后,系统会按照所配置的参数开始工作,并且该IP核的可配置项能够在线实时更改。
3.一种通用可配置数字下变频方法,其特征在于具体步骤为:
搭建通用可配置数字下变频IP核系统,包括:模数转换ADC驱动模块、乘法器、截位控制模块和半带滤波器HB,还包括:可配置NCO、可配置CIC和可配置FIR;
模数转换ADC驱动模块将输出信号分别与可配置NCO的输出端sin和cos作为乘法器的输入进行相乘运算;两路乘法器的输出结果分别输入截位控制模块进行截位运算,再输入半带滤波器HB进行滤波,滤波结果输入到截位控制模块进行截位运算;截位运算结果输入到可配置CIC进行运算,运算结果输入到截位控制模块进行截位运算,截位运算结果输入到可配置FIR进行运算,运算结果输入到截位控制模块进行截位运算,与可配置NCO的输出端cos相乘的最终结果叫I路信号,与可配置NCO的输出端sin相乘的最终结果叫Q路信号;通过对通用可配置数字下变频IP核的可配置项进行配置后,系统会按照所配置的参数开始工作,并且该IP核的可配置项能够在线实时更改。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京遥感设备研究所,未经北京遥感设备研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710446032.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于二进制测量矩阵的压缩感知方法
- 下一篇:射频信号传输链的线性化