[发明专利]一种IC卡大型制卡设备中的主从协同控制系统及方法有效
申请号: | 201710402263.9 | 申请日: | 2017-06-01 |
公开(公告)号: | CN107315975B | 公开(公告)日: | 2019-08-20 |
发明(设计)人: | 张齐;唐小辉 | 申请(专利权)人: | 华南理工大学 |
主分类号: | G06K1/12 | 分类号: | G06K1/12;G06F11/10;G06F13/28 |
代理公司: | 广州市华学知识产权代理有限公司 44245 | 代理人: | 李斌 |
地址: | 510640 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 ic 大型 设备 中的 主从 协同 控制系统 方法 | ||
1.一种IC卡大型制卡设备中的主从协同控制系统,其特征在于,包括:主机、交换机、数据库服务器、FIFO并发单元以及写卡单元;主机直连交换机;交换机通过网口分别外接多个FIFO并发单元、多个写卡单元以及数据库服务器;一个FIFO并发单元连接交换机的一个网口,同时一个FIFO并发单元的另一端又接n个写卡单元,这n个写卡单元同时与交换机连接;主机作为系统的主控制端,FIFO并发单元和写卡单元作为从机,与数据库服务器一起通过交换机组成一个大型级联集群系统;主机利用广播技术和单播技术通过交换机实现对各个从机的控制和管理。
2.根据权利要求1所述的IC卡大型制卡设备中的主从协同控制系统,其特征在于,FIFO并发单元和写卡单元是基于Linux操作系统的嵌入式微处理器系统。
3.根据权利要求1所述的IC卡大型制卡设备中的主从协同控制系统,其特征在于,FIFO并发单元包括FIFO驱动器,FIFO驱动器是一个单输入多输出的电路模块,该电路模块包括高速微处理器系统、FIFO写信号驱动模块、FIFO数据流驱动模块、FIFO复位驱动模块以及FIFO满信号驱动模块,高速微处理器系统分别与不同的驱动模块连接,每个驱动模块包括多路驱动,分别与n个写卡单元连接;
FIFO并发单元在输入端接收来自主机的网络数据,然后经过高速微处理器系统处理,高速微处理器系统通过FIFO复位多路驱动向多个写卡单元FIFO存储器模块发送复位信号,然后通过FIFO满信号多路驱动接收各个写卡单元返回来的复位消息;接着再通过FIFO写信号多路驱动往各个写卡单元发送FIFO写信号,并接收各个写卡单元通过FIFO满信号多路驱动返回来的消息;当各个写卡单元返回非满的消息,则高速微处理器系统通过FIFO数据多路驱动,往各个写卡单元传输数据。
4.根据权利要求1所述的IC卡大型制卡设备中的主从协同控制系统,其特征在于,所述写卡单元以ARM处理器为核心,ARM处理器外接网卡模块、7816模块、FIFO存储器模块、DMA模块、复位模块、晶振模块、电源模块、TF卡模块、USB模块、串口模块、指示灯模块和蜂鸣器模块;
其中网卡模块用于网络通信;
7816模块用于CPU并行总线信号和IC卡7816协议串行信号之间的拆分与组合,实现与卡片的读写操作;
FIFO存储器模块用于接收FIFO并发单元发送过来的COS数据APDU命令,然后通过DMA模块直接传输到内存中;
TF卡模块用于存储系统的程序以及临时数据;
USB模块用于系统固件的烧写;
串口模块用于错误调试;
指示灯模块和蜂鸣器模块则用于显示当前系统的状态。
5.一种基于权利要求1所述的系统的IC卡大型制卡设备中的主从协同控制方法,其特征在于,主机通过广播技术向各个从机发送指令,实现多个从机同时接受指令,并根据指令执行相应的任务,任务包括制卡以及节点状态信息;通过使用广播技术、FIFO技术以及DMA技术,实现个性化数据APDU命令和COS数据APDU命令交替读写。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学,未经华南理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710402263.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于物联网的图像成型介质保护装置
- 下一篇:一种信息读取设备