[发明专利]一般及垃圾回收的数据存取方法以及使用该方法的装置在审
申请号: | 201710292973.0 | 申请日: | 2017-04-28 |
公开(公告)号: | CN108628754A | 公开(公告)日: | 2018-10-09 |
发明(设计)人: | 柯冠宇 | 申请(专利权)人: | 慧荣科技股份有限公司 |
主分类号: | G06F12/02 | 分类号: | G06F12/02 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈亮 |
地址: | 中国台湾新竹县*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据存取 垃圾回收 数据缓存器 数据存取模式 处理单元 存取模式 一般数据 配置 | ||
本发明提出一种一般及垃圾回收的数据存取方法以及使用该方法的装置,由处理单元执行,包含下列步骤:于执行一般数据存取模式的数据存取作业时,将数据缓存器配置为第一类型;以及于执行垃圾回收数据存取模式的数据存取作业时,将数据缓存器配置为第二类型。
技术领域
本发明关连于一种快闪存储器装置,特别是一种一般及垃圾回收的数据存取方法以及使用该方法的装置。
背景技术
快闪存储器装置通常分为NOR快闪装置与NAND快闪装置。NOR快闪装置为随机存取装置,主装置(host)可于地址脚位上提供存取NOR快闪装置的任意地址,并即时地由NOR快闪装置的数据脚位上获得储存于该地址上的数据。相反地,NAND快闪装置并非随机存取,而是序列存取。NAND快闪装置无法像NOR快闪装置一样,可以存取任何随机地址,主装置反而需要写入序列的位元组(bytes)值到NAND快闪装置中,用以定义请求命令(command)的类型(如,读取、写入、抹除等),以及此命令上的地址。地址可指向一个页面(在快闪存储器中的一个写入作业的最小数据块)或一个区块(在快闪存储器中的一个抹除作业的最小数据块)。实际上,NAND快闪装置通常从存储器单元(memory cells)上读取或写入完整的数页数据。当一整页的数据从阵列读取到装置中的缓存器(buffer)后,藉由使用提取信号(strobesignal)顺序地敲出(clock out)内容,让主单元可逐位元组或字元组(words)存取数据。
如果区块中的部分页面的数据已经无效(又称为过期页面),读取这些区块中具有效数据的页面并重新写入其他之前被抹除的空区块。接着,这些被释放的页面加上过期数据的页面,可收集起来以写入新的数据。如上所述的程序称为垃圾回收(garbagecollection)。垃圾回收程序牵涉到从快闪存储器读取数据以及重新写入数据至快闪存储器。这代表快闪控制器首先需要读出整个区块,接着将区块中拥有有效数据的部分页面写入。然而,数据缓存器需要保留空间给一般及垃圾回收存取。因此,本发明提出一种一般及垃圾回收的数据存取方法以及使用该方法的装置,用以有效利用数据缓存器的空间。
发明内容
本发明的实施例提出一种一般及垃圾回收的数据存取方法,由处理单元执行,包含下列步骤:于执行一般数据存取模式的数据存取作业时,将数据缓存器配置为第一类型;以及于执行垃圾回收数据存取模式的数据存取作业时,将数据缓存器配置为第二类型。
本发明的实施例提出一种垃圾回收装置,包含数据缓存器及处理单元。处理单元耦接于数据缓存器,于执行一般数据存取模式的数据存取作业时,将数据缓存器配置为第一类型;以及于执行垃圾回收数据存取模式的数据存取作业时,将数据缓存器配置为第二类型。
附图说明
图1是依据本发明实施例的快闪存储器的系统架构示意图。
图2是依据本发明实施例的存取介面与储存单元的方块图。
图3是依据本发明实施例的一个存取子介面与多个储存子单元的连接示意图。
图4A是依据本发明实施例的于一般数据存取模式下的缓存器配置示意图。
图4B是依据本发明实施例的于垃圾回收数据存取模式下的缓存器配置示意图。
图5是依据本发明实施例的垃圾回收示意图。
图6是依据本发明实施例的一般及垃圾回收的数据存取方法的流程图。
符号说明
10 系统;
110 处理单元;
120 数据缓存器;
120a 读取缓存器;
120b 写入缓存器;
120c 垃圾回收缓存器;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于慧荣科技股份有限公司,未经慧荣科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710292973.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:内存空间管理方法和装置
- 下一篇:存储器系统