[发明专利]控制信号驱动电路与驱动方法以及像素电路驱动方法有效
申请号: | 201710188504.4 | 申请日: | 2017-03-27 |
公开(公告)号: | CN108665853B | 公开(公告)日: | 2020-11-13 |
发明(设计)人: | 胡思明;杨楠;朱晖;宋艳芹 | 申请(专利权)人: | 昆山工研院新型平板显示技术中心有限公司;昆山国显光电有限公司 |
主分类号: | G09G3/3225 | 分类号: | G09G3/3225;G09G3/3266 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 智云 |
地址: | 215300 江苏省苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制 信号 驱动 电路 方法 以及 像素 | ||
1.一种控制信号驱动电路,其特征在于,包括第一晶体管至第八晶体管、第一电容与第二电容,其中,
所述第一晶体管的栅极、第四晶体管的栅极与第七晶体管的栅极均连接至第一时钟信号端,所述第一晶体管的第一电极连接至输入信号端,所述第一晶体管的第二电极与第二晶体管的栅极连接于节点N;
所述第二晶体管的第二电极连接至第二时钟信号端;所述第二晶体管的第一电极、第三晶体管的栅极、第五晶体管的第一电极与第六晶体管的栅极连接于节点M;
所述第三晶体管的第一电极、所述第四晶体管的第二电极以及所述第五晶体管的栅极相连接;所述第三晶体管的第二电极、所述第五晶体管的第二电极与所述第六晶体的第二电极均连接至高电源电压信号端;
所述第四晶体管的第一电极与所述第七晶体管的第一电极连接至低电源电压信号端;所述第六晶体管的第一电极与所述第二电容的一端连接至控制信号端;所述第七晶体管的第二电极与所述第二电容的另一端相连接;
所述第一电容连接于所述节点M与节点N之间;
所述第八晶体管的栅极连接至所述节点M,所述第八晶体管的第一电极与所述第七晶体管的第二电极以及所述第二电容的另一端相连接,所述第八晶体管的第二电极连接至所述控制信号端。
2.如权利要求1所述的控制信号驱动电路,其特征在于,还包括第九晶体管,所述第九晶体管的栅极与所述第八晶体管的第一电极相连接,所述第九晶体管的第一电极连接至所述低电源电压端,所述第九晶体管的第二电极连接至所述控制信号端。
3.如权利要求2所述的控制信号驱动电路,其特征在于,所述节点M连接至输出信号端。
4.如权利要求3所述的控制信号驱动电路,其特征在于,所述第一电极为源极,所述第二电极为漏极;或者,所述第一电极为漏极,所述第二电极为源极。
5.如权利要求1~4中任一项所述的控制信号驱动电路,其特征在于,所述驱动电路的驱动时序包括三个阶段,第一阶段、第二阶段与第三阶段;在第一阶段,输入信号与第一时钟信号为低电平,第二时钟信号为高电平;在第二阶段,所述输入信号与所述第一时钟信号为高电平,所述第二时钟信号为低电平,输出一高电平的控制信号以及一低电平的输出信号;在第三阶段,所述第一时钟信号为低电平,所述输入信号与所述第二时钟信号为高低电平,输出一低电平的控制信号以及一高电平的输出信号。
6.如权利要求5所述的控制信号驱动电路,其特征在于,在第二阶段,所述输出信号作为下一级控制信号驱动电路的输入信号。
7.一种控制信号驱动电路的驱动方法,其特征在于,采用如权利要求1~6任一项所述的控制信号驱动电路生成控制信号,包括三个阶段:
第一阶段:输入信号端提供输入信号,所述节点N端的电压为低电平;
第二阶段:所述第二时钟信号为低电平,所述节点N端的电压小于2VGL,输出信号端输出低电平的输出信号,同时控制信号端输出高电平的控制信号;
第三阶段:所述第一时钟信号为低电平,所述输入信号与所述第二时钟信号为高低电平,输出信号端输出高电平的输出信号,同时控制信号端输出低电平的控制信号。
8.如权利要求7所述的控制信号驱动电路的驱动方法,其特征在于,所述第二阶段的输出信号作为下一级控制信号驱动电路的输入信号。
9.一种像素电路的驱动方法,其特征在于,采用如权利要求1~6任一项所述的控制信号驱动电路提供控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山工研院新型平板显示技术中心有限公司;昆山国显光电有限公司,未经昆山工研院新型平板显示技术中心有限公司;昆山国显光电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710188504.4/1.html,转载请声明来源钻瓜专利网。