[发明专利]数字电子装置设计调整方法以及服务器有效
申请号: | 201710076014.5 | 申请日: | 2017-02-13 |
公开(公告)号: | CN106874593B | 公开(公告)日: | 2020-11-13 |
发明(设计)人: | 林哲民;李冰;辛玲;杨帅 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | G06F30/30 | 分类号: | G06F30/30 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
地址: | 201203 上海市张*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字 电子 装置 设计 调整 方法 以及 服务器 | ||
数字电子装置设计调整方法以及服务器。该方法对一数字电子装置设计分析数据保持时间特征集,获取保持时间违例的多条路径。该方法更遍历保持时间违例的所述保持时间违例的多条路径,以对所述保持时间违例的多条路径各自收集多类型的变量数据。根据所收集的所述保持时间违例的多条路径的多类型的变量数据,评估出保持时间违例的关键变量,并针对上述关键变量调整该数字电子装置设计,优化数据保持时间。
技术领域
数字电子装置的信号同步技术。
背景技术
电子工程中,信号同步是一项重要议题。
数字电子装置是根据时钟信号的有效翻转存取数据信号,如数据信号在每次时钟信号翻转前后保持稳定不变的时间符合设计要求,能在每个节点顺利读取数据,是为信号同步,如果时钟信号有效翻转之后,数据信号保持稳定不变的时间不够,无法准确存取数据,称作保持时间违例;如时钟信号有效翻转之前,数据信号保持稳定不变的时间不够,也无法准确存取数据,称作建立时间违例。
因此后期调整数字电子装置设计,保证数据信号能够被正确存取,是电子工程的一项重要课题。
发明内容
本申请为保持时间违例提出数字电子装置设计调整方法以及实现该方法的服务器。
在一种实施方式中,数字电子装置设计调整方法包括:对一数字电子装置设计分析数据保持时间特征集,以获取保持时间违例的多条路径;遍历保持时间违例的所述保持时间违例的多条路径,以对所述保持时间违例的多条路径各自收集多类型的变量数据;根据所收集的所述保持时间违例的多条路径的多类型的变量数据,评估出保持时间违例的关键变量;以及针对上述关键变量,调整该数字电子装置的设计,优化数据保持时间。
一种实施方式根据所述保持时间违例的多条路径的多类型的变量数据建立评估标准。所述多类型变量中不满足上述评估标准者视为保持时间违例的关键变量。一种实施方式更为所述保持时间违例的多条路径各自估算所述多类型变量相对违例量的比例。所述保持时间违例的多条路径间最频繁显示为最高比例的变量将被视为上述关键变量。
一种实施方式是根据所述保持时间违例的多条路径上违例量分布情况设定违例量重点分布区间,上述关键变量的评估是根据该违例量重点分布区间进行。
一种实施方式中,所述多类型变量包括反映路径两端的时钟信号不同步。在上述时钟信号不同步被评估为上述关键变量时,对应手段可调整时钟树和/或时钟树周边电路,以优化数据保持时间。
一种实施方式中,所述多类型变量包括反映数据传递延时。在上述数据传递延时被评估为上述关键变量时,对应手段可调整路径和/或路径周边电路,以优化数据保持时间。
一种实施方式中,所述多类型变量包括裕度。在该裕度被评估为上述关键变量时,对应手段可压缩该裕度,以优化数据保持时间。
一种实施方式中,所述多类型变量包括接收端限制。在该接收端限制被评估为上述关键变量时,对应手段可变换接收端设计,以优化数据保持时间。
一种实施方式中,所述保持时间违例的多条路径位于第一阶功能方块以及多个第二阶功能方块之间。
一种实施方式中,所述保持时间违例的多条路径相关的功能方块在同时域。
根据本申请一种实施方式实现的服务器则是以其中处理器将一数字电子装置设计加载该服务器的存储器中,再执行程序实现前述方法。
下文特举实施例,并配合所附图示,详细说明本发明内容。
附图说明
图1图解数字电子装置100;
图2图解接收端如何根据接收到的时钟信号CLK存取数据信号DATA;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710076014.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:虚拟听觉重放方法及系统
- 下一篇:一种源荷协调控制方法