[发明专利]依据通信条件调整延迟的电子电路有效
申请号: | 201710061246.3 | 申请日: | 2017-01-25 |
公开(公告)号: | CN108121619B | 公开(公告)日: | 2023-08-29 |
发明(设计)人: | 崔同镐;郑允雄 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F11/14 | 分类号: | G06F11/14;G06F1/12 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邵亚丽 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 依据 通信 条件 调整 延迟 电子电路 | ||
1.一种电子电路,被配置为从三条或更多条通信线路接收发送信号,该电子电路包括:
多个缓冲器,被配置为基于从所述发送信号之中不同选择的发送信号对来输出接收信号;
时钟-数据恢复电路,包括:
第一多个延迟单元,
时钟恢复部,被配置为基于在所述接收信号中生成的转变来输出恢复时钟,以及
数据恢复部,被配置为基于所述恢复时钟和所述接收信号来输出恢复信号;以及
包括第二多个延迟单元的控制值生成电路,所述控制值生成电路被配置为基于来自所述第二多个延迟单元的输出来输出控制值,其中:
所述恢复时钟响应于在所述接收信号中生成的转变而具有第一边沿,并且响应于复位信号而具有第二边沿,所述复位信号是基于所述恢复时钟通过所述第一多个延迟单元的延迟而生成的,并且
所述恢复时钟通过所述第一多个延迟单元的延迟被基于所述控制值来调整。
2.如权利要求1所述的电子电路,其中,所述第二多个延迟单元中的每个延迟单元中包括的逻辑门连接到彼此以复制所述第一多个延迟单元中的每个延迟单元中包括的逻辑门之间的连接。
3.如权利要求1所述的电子电路,其中:
所述控制值生成电路还包括被配置为通过组合所述接收信号来输出组合信号的逻辑电路,并且
所述第二多个延迟单元被配置为输出通过不同地延迟所述组合信号而生成的多个延迟组合信号。
4.如权利要求3所述的电子电路,其中:
所述控制值生成电路还包括边沿检测器,该边沿检测器被配置为基于所述组合信号和所述多个延迟组合信号来输出检测值,并且
所述检测值依据所述发送信号的数据率被改变。
5.如权利要求4所述的电子电路,其中,所述检测值包括指示所述组合信号的边沿的比特。
6.如权利要求5所述的电子电路,其中,指示所述组合信号的所述边沿的比特的位置与由所述接收信号定义的一个符号周期的长度相关联。
7.如权利要求4所述的电子电路,其中,所述控制值生成电路还包括除法器,该除法器被配置为通过组合所述检测值的比特之中的参考数目的比特来生成所述控制值的比特。
8.如权利要求1所述的电子电路,其中,所述控制值生成电路还包括:
振荡器,被配置为通过所述第二多个延迟单元生成振荡时钟;以及
频率控制器,被配置为:
基于参考时钟和所述振荡时钟生成振荡控制值,以使得所述第二多个延迟单元的延迟被调整,并且
基于所述振荡控制值输出所述控制值,以使得所述恢复时钟的延迟被确定。
9.如权利要求8所述的电子电路,其中,所述振荡时钟的频率基于所述振荡控制值被调整。
10.如权利要求8所述的电子电路,其中,所述频率控制器包括:
逻辑电路,被配置为在所述参考时钟的参考周期期间对所述振荡时钟的转变计数;
比较器,被配置为将由所述逻辑电路计数的转变计数与参考计数相比较并且输出比较的结果;以及
值控制器,被配置为基于所述比较的结果输出所述振荡控制值或所述控制值。
11.如权利要求10所述的电子电路,其中:
当所述比较的结果指示出所述转变计数大于所述参考计数时,所述值控制器调整所述振荡控制值以使得所述振荡时钟的频率减小,并且
当所述比较的结果指示出所述转变计数小于所述参考计数时,所述值控制器调整所述振荡控制值以使得所述振荡时钟的频率增大。
12.如权利要求10所述的电子电路,其中,当所述比较的结果指示出所述转变计数与所述参考计数相等或者在所述参考计数的参考范围内时,所述值控制器基于所述振荡控制值来输出所述控制值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710061246.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种修复数据的方法和装置
- 下一篇:分布式文件系统的修复方法及系统和服务器