[发明专利]用于点对点互连以增大测试覆盖的自错误注入技术在审
申请号: | 201680055082.7 | 申请日: | 2016-09-09 |
公开(公告)号: | CN108028733A | 公开(公告)日: | 2018-05-11 |
发明(设计)人: | S·程;R·汗;K·班加 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H04L1/24 | 分类号: | H04L1/24 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 唐杰敏;陈炜 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 点对点 互连 增大 测试 覆盖 错误 注入 技术 | ||
1.一种用于测试错误处置的设备,所述设备包括:
至少一个错误插入电路;
经由所述至少一个错误插入电路来耦合至所述设备中的两个子组件之间的至少一个数据线的片上硬件错误生成器组件,所述片上硬件错误生成器组件被配置成:
接收错误模拟输入;
至少部分地基于所述错误模拟输入来确定数据错误模式;以及
经由所述至少一个错误插入电路来将所述数据错误模式插入在所述至少一个数据线上以有效地生成错误状况。
2.如权利要求1所述的设备,其特征在于,所述数据错误模式包括与以下各项中的至少一者相关联的数据错误模式:
卡住高位;
卡住低位;
随机位翻转;或者
所述数据线上的强制错误位。
3.如权利要求1所述的设备,其特征在于,进一步包括至少一个配置寄存器,所述至少一个配置寄存器与所述片上硬件错误生成器组件相关联并且配置成控制由所述片上硬件错误生成器插入在所述至少一个数据线上的所述数据错误模式。
4.如权利要求1所述的设备,其特征在于,所述片上硬件错误生成器组件被配置成修改在所述至少一个数据线上传送的数据分组的数据分组报头。
5.如权利要求1所述的设备,其特征在于,所述片上硬件错误生成器组件被进一步配置成将所述数据错误模式随机地插入在所述至少一个数据线上。
6.如权利要求1所述的设备,其特征在于,所述片上硬件错误生成器组件是集成电路(IC)的子组件。
7.如权利要求1所述的设备,其特征在于,所述至少一个错误插入电路包括硬件复用器(MUX)。
8.一种用于测试错误处置的方法,所述方法包括:
使用硬件错误生成器组件来接收错误模拟输入;
使用所述硬件错误生成器组件来确定要插入在耦合至所述硬件错误生成器组件的至少一个数字数据线上的数据错误模式;以及
使用所述硬件错误生成器组件来将所述数据错误模式插入在所述至少一个数字数据线上以有效地生成错误状况。
9.如权利要求8所述的方法,其特征在于,将所述数据错误模式插入在所述至少一个数字数据线上是至少部分地基于时钟计数的。
10.如权利要求8所述的方法,其特征在于,进一步包括:
跟踪正在所述至少一个数字数据线上传送的结构化数据分组的阶段,以在所述结构化数据分组正在所述至少一个数字数据线上被传送时有效地标识所述结构化数据分组的每个数据字段;以及
至少部分地基于所跟踪的阶段来将所述数据错误模式插入在所述结构化数据分组的至少一个字段中。
11.如权利要求10所述的方法,其特征在于,所述至少一个字段包括训练字段。
12.如权利要求8所述的方法,其特征在于,插入所述数据错误模式包括插入与在物理(PHY)层子组件与串行器/解串行器(SERDES)子组件之间的通信相关联的数据错误模式。
13.如权利要求8所述的方法,其特征在于,将所述数据错误模式插入在所述至少一个数据线上进一步包括以周期性的时间区间来将所述数据错误模式插入在所述至少一个数据线上。
14.如权利要求8所述的方法,其特征在于,将所述数据错误模式插入在所述至少一个数字数据线上进一步包括将所述数据错误模式与在所述至少一个数字数据线上传送的原始数据穿插。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680055082.7/1.html,转载请声明来源钻瓜专利网。