[发明专利]比较处理器指令集操作模式的调试电路有效
申请号: | 201611183722.0 | 申请日: | 2007-08-03 |
公开(公告)号: | CN106909501B | 公开(公告)日: | 2021-02-05 |
发明(设计)人: | 凯文·查尔斯·伯克;布莱恩·迈克尔·斯坦普尔;达朗·欧仁·施特雷特;凯文·艾伦·萨普;莱斯利·马克·德布鲁因;纳比勒·阿米尔·里兹克;托马斯·安德鲁·萨托里乌斯;罗德尼·韦恩·史密斯 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F11/36 | 分类号: | G06F11/36 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 比较 处理器 指令 操作 模式 调试 电路 | ||
1.一种在具有至少第一和第二指令集操作模式的处理器(10)上执行软件的方法,其包括:
将存储在第二指令集操作模式寄存器(52)中的值与指示所述处理器(10)的第一指令集操作模式的状态寄存器位进行比较,以产生第一输出(60);
将程序计数器(15)的值与地址范围寄存器(54、56)进行比较以产生第二输出(70);
通过对所述第一输出(60)和所述第二输出(70)执行与运算以产生第三输出(20);以及
响应于所述第三输出(20)触发(92、94、96、98、100)警告。
2.根据权利要求1所述的方法,其中所述警告包括暂停指令执行。
3.根据权利要求1所述的方法,其中所述警告包括控制追踪操作。
4.根据权利要求1所述的方法,其中所述警告包括引起异常。
5.根据权利要求1所述的方法,其中所述警告包括输出指示了指令集操作模式的变化的信号。
6.根据权利要求1所述的方法,其中所述警告包括输出所识别的指令的地址。
7.一种可操作以执行两个或两个以上指令集编码的处理器(10),每一指令集编码处于不同的指令集操作模式,所述处理器包括:
比较电路(58、68、72),其可操作以将存储在第二指令集操作模式寄存器(52)中的值与指示所述处理器(10)的第一指令集操作模式的状态寄存器位进行比较,以产生第一输出(60);
将程序计数器(15)的值与地址范围寄存器(54、56)进行比较以产生第二输出(70);
通过对所述第一输出(60)和所述第二输出(70)执行与运算以产生第三输出(20);以及
所述处理器进一步响应于所述第三输出(20)触发(92、94、96、98、100)警告。
8.根据权利要求7所述的处理器(10),其中所述第三输出(20)包括操作以暂停指令执行的信号。
9.根据权利要求7所述的处理器(10),其中所述第三输出(20)包括操作以控制追踪操作的信号。
10.根据权利要求7所述的处理器(10),其中所述第三输出(20)包括操作以引起异常的信号。
11.根据权利要求7所述的处理器(10),其中所述第三输出(20)包括指示指令集操作模式的变化的信号。
12.根据权利要求7所述的处理器(10),其中所述第三输出(20)包括所述指令集操作模式变化地址。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611183722.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:处理业务异常的方法、装置及系统
- 下一篇:存储系统及其操作方法